ZHCUBL6 December   2023 CC3300 , CC3301 , CC3351

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
    1. 1.1 概述
  5. 2原理图注意事项
    1. 2.1 原理图参考设计
    2. 2.2 电源
      1. 2.2.1 电源输入/输出要求
      2. 2.2.2 上电序列
        1. 2.2.2.1 SOP 模式
    3. 2.3 时钟源
      1. 2.3.1 快速时钟
      2. 2.3.2 慢速时钟
        1. 2.3.2.1 内部生成的慢速时钟
        2. 2.3.2.2 采用外部振荡器的慢速时钟
    4. 2.4 射频 (RF)
    5. 2.5 数字接口
      1. 2.5.1 复位
      2. 2.5.2 安全数字输入输出 (SDIO)
        1. 2.5.2.1 SDIO 时序图 - 默认速度
        2. 2.5.2.2 SDIO 时序图 - 高速
      3. 2.5.3 串行外设接口 (SPI)
        1. 2.5.3.1 SPI 时序图
      4. 2.5.4 通用异步接收器/发送器 (UART)
      5. 2.5.5 串行线调试 (SWD)
      6. 2.5.6 共存性
  6. 3布局布线注意事项
    1. 3.1 布局参考设计
      1. 3.1.1 参考设计布局
      2. 3.1.2 BP-CC3301 设计布局
      3. 3.1.3 M2-CC3301 设计布局
    2. 3.2 IC 散热焊盘
    3. 3.3 射频 (RF)
    4. 3.4 XTAL
    5. 3.5 电源
    6. 3.6 SDIO

电源

有两个电源轨必须路由到 CC33xx 器件:

  • 1.8 V:VDD_MAIN_IN、VDDA_IN1、VDDA_IN2、VIO 和 VPP_IN
  • 3.3V:PA_LDO_IN

CC33xx 器件具有内部 LDO,用于调节数字内核、存储器和功率放大器电源。可通过 DIG_LDO_OUT 和 PA_LDO_OUT 测量 LDO 的输出。请注意,在将固件加载到器件之前,不会启用 PA_LDO_OUT 的输出。

有关电源引脚工作条件的详细信息,请参阅表 2-2

表 2-2 所需器件电源
引脚 信号 方向 (I/O) 所需电压(典型值)
1 PA_LDO_OUT O 不适用
31 DIG_LDO_OUT O 不适用
17 VIO I/O 1.8V
32 VDD_MAIN_IN I 1.8V
4 VDDA_IN1 I 1.8V
5 VDDA_IN2 I 1.8V
35 VPP_IN I 1.8V
39 和 40 PA_LDO_IN I 3.3V