ZHCSPN3A May 2023 – February 2024 TPS54KB20
PRODUCTION DATA
该器件具有电源正常(PG 或 PGOOD)输出,该输出会变为高电平来指示转换器输出何时处于稳压状态。电源正常信号输出是一个开漏输出,必须通过上拉电阻上拉至 VCC 引脚或外部电压源 (< 5.5V) 来变为高电平。建议的电源正常信号上拉电阻值为 1kΩ 至 100kΩ。
在软启动斜坡完成后,电源正常信号便会在 1.3ms 的内部延迟后变为高电平。当 SS 引脚电压达到 VSS(DONE) 时,内部软启动完成信号会变为高电平,以指示软启动斜坡已完成。如果 FB 电压降至 VREF 电压的 80% 或超过 VREF 电压的 118%,则电源正常信号会在 4µs 的内部延迟后锁存低电平。仅当重新切换 EN 或 VIN 复位后,电源正常信号才会再次拉至高电平。给定的 PGOOD 阈值适用于 0.9V 基准器件,与 0.5V 基准器件略有不同。有关更多详细规格,请参阅节 5。
如果 OV 事件导致 FB 电压在软启动期间超过 OV 阈值,但 FB 电压在软启动完成之前降至 OV 阈值以下,则电源正常信号不会锁存低电平。如果 FB 再次超过 OV 阈值或降至 UV 阈值以下,则电源正常信号会拉至低电平,但在软启动斜坡完成后才会锁存低电平。但是,如果 FB 在软启动期间超出 OV 阈值,则会触发 OV 故障响应,而器件对 OV 的响应通常会将输出电压拉至 UV 阈值以下。节 6.3.12中介绍了 OV 故障响应。
如果输入电源无法为器件上电(例如 VIN 和 VCC 都保持为零伏),并且该引脚通过外部电阻器上拉,则电源正常引脚会将自身钳位在低电平,达到电气特性 中“电源正常”部分中指定的低电平。