ZHDS016 December   2025 TLV6722

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
    4. 8.4 器件功能模式
      1. 8.4.1 独立电源 (H_VCC、M_VCC)
      2. 8.4.2 低电源复位取消置位
      3. 8.4.3 上电复位 (POR)
      4. 8.4.4 输入 (INT/RSTn、LPWn/PRSn(/ePPS)、M_INT)
      5. 8.4.5 输出 (M_RSTn、M_LPWn、M_CLK)
      6. 8.4.6 开关阈值与迟滞
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

开关阈值与迟滞

TLV672x 传递曲线如下所示。
  • VIT+ 代表正向输入阈值,该阈值会使比较器输出 (M_RSTn、M_LPWn) 从逻辑低电平状态转变为逻辑高电平状态。
  • VIT- 代表负向输入阈值,该阈值会使比较器输出 (M_RSTn、M_LPWn) 从逻辑高电平状态转变为逻辑低电平状态。
  • 内部迟滞是 VIT+ 和 VIT- 之间的差值。

最小和最大输入阈值经过精密调整,使其与 OSFP 和 OSFP-XD MSA 规定的最小/最大电压区域保持足够距离,以确保主机与模块之间的信号传输正常。

TLV6722 TLV6723 TLV6724 TLV672x 比较器传递曲线图 8-4 TLV672x 比较器传递曲线