ZHDS016 December   2025 TLV6722

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
    4. 8.4 器件功能模式
      1. 8.4.1 独立电源 (H_VCC、M_VCC)
      2. 8.4.2 低电源复位取消置位
      3. 8.4.3 上电复位 (POR)
      4. 8.4.4 输入 (INT/RSTn、LPWn/PRSn(/ePPS)、M_INT)
      5. 8.4.5 输出 (M_RSTn、M_LPWn、M_CLK)
      6. 8.4.6 开关阈值与迟滞
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

输出 (M_RSTn、M_LPWn、M_CLK)

TLV672x M_LPWn 比较器和时钟缓冲器采用推挽式输出级设计,无需外部上拉电阻器,既节省电路板空间,又提供低阻抗输出驱动器。M_LPWn 和 M_CLK 输出的逻辑高电平由 M_VCC 引脚电压决定。

TLV672x M_RSTn 比较器采用开漏输出设计。该特性便于实现多路复位驱动器的 OR-ing 连接,例如在 OSFP/OSFP-XD 模块系统中可选配 VccReset 方案。