ZHDS016 December 2025 TLV6722
PRODUCTION DATA
TLV672x M_LPWn 比较器和时钟缓冲器采用推挽式输出级设计,无需外部上拉电阻器,既节省电路板空间,又提供低阻抗输出驱动器。M_LPWn 和 M_CLK 输出的逻辑高电平由 M_VCC 引脚电压决定。
TLV672x M_RSTn 比较器采用开漏输出设计。该特性便于实现多路复位驱动器的 OR-ing 连接,例如在 OSFP/OSFP-XD 模块系统中可选配 VccReset 方案。