ZHDS016 December   2025 TLV6722

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
    4. 8.4 器件功能模式
      1. 8.4.1 独立电源 (H_VCC、M_VCC)
      2. 8.4.2 低电源复位取消置位
      3. 8.4.3 上电复位 (POR)
      4. 8.4.4 输入 (INT/RSTn、LPWn/PRSn(/ePPS)、M_INT)
      5. 8.4.5 输出 (M_RSTn、M_LPWn、M_CLK)
      6. 8.4.6 开关阈值与迟滞
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

输入 (INT/RSTn、LPWn/PRSn(/ePPS)、M_INT)

TLV672x INT/RSTn 和 LPWn/PRSn(/ePPS) 引脚具有容错保护功能,其耐压能力高达 3.465V,且该特性独立于 H_VCC 和 M_VCC。失效防护定义为:当 H_VCC 和 M_VCC 断电或处于经建议的工作范围内时,保持相同的输入阻抗。这是因为输入端未设置连接至 H_VCC 或 M_VCC 的高侧 ESD 钳位电路。即使在 H_VCC 和 M_VCC 为零或上升/下降期间,失效防护输入端的电压仍可驱动至 0V 至 3.465V 之间的任意值。

INT/RSTn 与 LPWn/PRSn(/ePPS) 引脚的输入阻抗由 R2、R3、R13、R15 及 C3 决定,因这些无源元件连接至 INT/RSTn 和 LPWn/PRSn(/ePPS) 节点。

M_INT 引脚不具备失效防护功能。M_INT 引脚是数字输入引脚,具备连接到 M_VCC 和 GND 的 ESD 二极管钳位。M_INT 引脚的逻辑高电平和逻辑低电平由 M_VCC 供电电压决定。由于 M_INT 是数字输入引脚,为确保 TLV672x 正常工作,必须将 M_INT 引脚驱动至已明确确定的电压。