ZHDA122 April   2026 ADC12DJ5200RF , ADC32RF54 , ADC32RF55 , LMX2572 , LMX2594 , LMX2820

 

  1.   1
  2.   摘要
  3.   商标
  4. 简介
  5. 时钟相位噪声曲线对转换器性能的影响
  6. 确定所选数据转换器的时钟性能目标值
  7. 根据确定的指定要求缩小要选择的 TI 时钟范围
  8. 分析建议的时钟抖动对转换器性能的影响
  9. 了解时钟性能对转换器 SNR 的影响
    1. 6.1 与 TI 高速转换器配合使用时 TI 时钟器件的限制
  10. 总结
  11. 参考资料
  12. 附录 A:时钟树架构 (CTA) 详细分步指南
  13. 10附录 B:使用 PLLatinum Sim 表示应用集成带宽的时钟抖动
  14. 11附录 C:PLLatinum Sim 相位噪声曲线比较分步指南
  15. 12附录 D:比较 PLLatinum Sim 的相位噪声曲线模拟与测量数据

根据确定的指定要求缩小要选择的 TI 时钟范围

TI 的时钟树架构 (CTA) 是一款综合工具,可根据系统要求建议时钟树。该工具会搜索 TI 顶级时钟产品的庞大数据库,以生成系统级时钟树。

注: CTA 使用从 12kHz 至 20MHz 的积分带宽,因此不考虑低于 12kHz 偏移的建议时钟相位噪声。如果用户需要考虑时钟的近端相位噪声,请参阅节 10

填写 CTA 要求的所有输入,并尽可能具体。使用根据节 3 计算出的抖动和本底噪声填入输出 部分的抖动和本底噪声框(这些框是可选的,点击 + 添加要求 按钮以显示)。抖动表示从 12kHz 至 20MHz 的积分噪声功率,本底噪声表示 20MHz 偏移电压之外的相位噪声。

除了这两个输入外,CTA 允许用户输入有关应用和时钟需求的其他特性。如图 4-1 所示,用户可以输入特定的输出要求,输入特性和总体系统要求。所有这些信息都可帮助 CTA 提供更全面的时钟建议。有关更详细的 CTA 分步操作指南,请参阅节 9

 时钟树架构工具图 4-1 时钟树架构工具

在 CTA 中输入所需的抖动、本底噪声和输出频率后,该工具会输出一条包含有效时钟建议的列表或一条表明未找到设计的弹出消息。在后一种情况下,CTA 仍会提供几乎满足所有要求的时钟列表,并提供替代设计。

CTA 可能会错误地拒绝适合您应用的时钟。当时钟的抖动与转换器的抖动性能相当时,需要考虑模拟输入频率。对于 ADC12DJ5200RF,CTA 未考虑模拟输入频率。图 4-2 展示了为 CTA 提供的输入,图 4-3 展示了在更大限度提高 ADC12DJ5200RF 性能时 CTA 的结果。根据 CTA 的结果,没有可满足指定应用要求的设计。但是,在考虑 900MHz 的模拟输入频率时,情况并非如此。请按照节 5 中的步骤分析在需要考虑模拟输入频率时如何选择时钟。有关模拟输入频率如何影响总体性能的详细说明,请参阅使您的下一个高速转换器设计具有优势的实用时钟注意事项

 时钟树架构输入,用于获取更大限度提高 5200MSPS 时的 ADC12DJ5200RF 性能的时钟建议图 4-2 时钟树架构输入,用于获取更大限度提高 5200MSPS 时的 ADC12DJ5200RF 性能的时钟建议
 更大限度提高 ADC12DJ5200RF 性能时的时钟树架构解决方案图 4-3 更大限度提高 ADC12DJ5200RF 性能时的时钟树架构解决方案

假设放宽时钟性能目标值。时钟抖动需要 < 55fs,本底噪声需要 < –155dBc/Hz。图 4-4 展示了时钟建议列表

 输入不太严格的要求时提供时钟建议图 4-4 输入不太严格的要求时提供时钟建议