TI 提供了多种工具,可根据确定的指定要求和所选的转换器选择时钟。本应用手册的其余部分基于以下内容:
- 使用 ADC12DJ5200RF 并将其配置为 JMODE 3(双通道),并在 5200MSPS 下进行采样。
- 模拟输入频率为 fin = 900MHz。
- 目标是更大限度地提高转换器的动态性能,即 SNR(信噪比)。
本高级分步示例指南有助于根据上述假设选择合适的时钟:
- 确定所选数据转换器的时钟性能目标值
- 转换器的孔径抖动减半。这相当于将相位噪声曲线降低 6dBc/Hz,从而设置时钟的抖动目标。
- 从采样频率下转换器的本底噪声中减去 6dBc/Hz。这将设置时钟的本底噪声目标。
- 根据应用要求缩小要选择的 TI 时钟范围
- 时钟树架构 (CTA) 不仅考虑了第 1 步中的性能目标值,还考虑了总体功耗、成本、面积和其他时钟特性。
- 节 9 提供有关如何使用 CTA 的详细说明。
注: CTA 中使用的抖动带宽限制在 12kHz 至 20MHz 范围内,不考虑超出此范围的抖动。超出该范围的抖动或噪声可以视为白噪声或高斯噪声。
- 分析建议的时钟抖动对转换器性能的影响
- 在 Excel SNR2Jitter_Curve 比较工具中输入 CTA 给出的建议时钟的抖动值,并确定使用建议时钟实现的性能是否足以满足指定要求。