ZHCZ052C March   2023  – October 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1

 

  1.   1
  2. 1使用说明和公告模型
    1. 1.1 支持的器件
  3. 2器件使用说明和公告
    1. 2.1 器件使用说明
      1.      i2351
      2.      i2330
      3.      i2372
      4.      i2424
    2. 2.2 器件公告
      1.      i2049
      2.      i2062
      3.      i2087
      4.      i2097
      5.      i2134
      6.      i2189
      7.      i2196
      8.      i2199
      9.      i2208
      10.      i2249
      11.      i2278
      12.      i2279
      13.      i2310
      14.      i2311
      15.      i2312
      16.      i2366
      17.      i2371
      18.      i2120
      19.      i2137
      20.      i2190
      21.      i2253
      22.      i2373
      23.      i2383
      24.      i2401
      25.      i2407
      26.      i2409
      27.      i2410
      28.      i2376
      29.      i2399
      30.      i2413
      31.      i2414
      32.      i2419
      33.      i2420
      34.      i2421
      35.      i2422
      36.      i2423
      37.      i2431
      38.      i2435
      39.      i2160
      40.      i2436
      41.      i2482
      42.      i2464
      43.      i2487
      44.      i2493
  4.   商标
  5.   修订历史记录

i2160

DDR:必须在 LPDDR4 命令总线训练期间定义有效 VRef 范围

详细信息:

DDR PHY 会在 LPDDR4 命令总线训练 (CBT) 期间更新命令/地址总线的 VREF (ca)。如果 VREF (ca) 搜索范围设置为无效值,因而在 CBT 期间无法找到工作设置,则培训过程可能失败或挂起。

权变措施:

在启用 CBT 之前,将以下字段设置为已知的有效工作值。

对于频率集 0:PI_CALVL_VREF_INITIAL_START_POINT_F0 和 PI_CALVL_VREF_INITIAL_STOP_POINT_F0

对于频率集 1:PI_CALVL_VREF_INITIAL_START_POINT_F1 和 PI_CALVL_VREF_INITIAL_STOP_POINT_F1

对于频率集 2:PI_CALVL_VREF_INITIAL_START_POINT_F2 和 PI_CALVL_VREF_INITIAL_STOP_POINT_F2

建议使用标称 Vref 值(基于处理器上驱动强度的器件编程和存储器终端)+/- 4%。请使用 http://dev.ti.com/sysconfig 上的在线 DDR 寄存器配置工具对这些寄存器进行编程并检查修订历史记录,以确保所使用的工具版本已采用此权变措施。