ZHCUD02 April   2025 TCAN1043-Q1 , TCAN1043G-Q1 , TCAN1043H-Q1 , TCAN1043HG-Q1 , TCAN1043N-Q1 , TCAN1144-Q1 , TCAN1145-Q1 , TCAN1146-Q1 , TCAN1463-Q1 , TCAN1473-Q1 , TCAN1473A-Q1

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1.     跳线信息
    2. 2.1 EVM 设置和操作
      1. 2.1.1 概述和基本操作设置
        1. 2.1.1.1  电源输入 VBAT、VCC 和 VIO
        2. 2.1.1.2  I/O 接头(J2、J4)
        3. 2.1.1.3  引脚 14
        4. 2.1.1.4  TXD 输入
        5. 2.1.1.5  RXD 输出
        6. 2.1.1.6  引脚 11
        7. 2.1.1.7  引脚 6
        8. 2.1.1.8  引脚 8
        9. 2.1.1.9  引脚 7
        10. 2.1.1.10 WAKE 引脚
        11. 2.1.1.11 SIC 网络配置(J10 和 J11)
      2. 2.1.2 使用 CAN 总线负载、终端和保护配置
      3. 2.1.3 使用客户可安装的 I/O 选项进行限流、上拉/下拉和噪声过滤
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  8. 4其他信息
    1. 4.1 商标

I/O 接头(J2、J4)

所有关键 I/O 和电源 GND 功能都接入接头 J2 和 J4。这些接头可以用在测试设备的接口上,也可以用短线缆连接到带有 CAN 控制器的现有客户应用板。

这些接头使每个信号对(TXD/GND 和 RXD/GND)都独立接地。如果该 EVM 与实验室设备一同使用,则通过简单的 2 引脚接头连接器将单独的线缆连接到这些主要点。如果将该电路板连接到基于处理器的系统,请将所有必要信号的电缆连接到这些接头。

表 2-2 J2 引脚定义
连接 说明
1 P14 收发器的引脚 14:nSTB 或 nCS
2 TXD CAN 发送数据输入
3 RXD CAN 接收数据输出
4 P11 收发器的引脚 11:无连接 (NC)、nSTB 或 nCS
5 P6 收发器的引脚 6:EN 或 nINT/SDO
6 P8 收发器的引脚 8:nFAULT 或 SCLK
TCAN-SOIC14-EVM J2 电路板布局 图 2-1 J2 电路板布局
表 2-3 J4 引脚定义
连接 说明
1 P7 收发器的引脚 7:INH 或 INH/LIMP
2 WAKE Wake 输入端子。开关 S1 可用于将引脚切换为高电平或低电平。
TCAN-SOIC14-EVM J4 电路板布局 图 2-2 J4 电路板布局
TCAN-SOIC14-EVM 引脚排列指南 图 2-3 引脚排列指南