ADS1278EVM 专为轻松连接外部控制器而设计。利用该设计,用户可以测试 ADS1278 上的应用代码和固件,而无需开发定制 PCB。本节介绍了搭配使用 ADS1278EVM 与外部控制器所需的特定连接。图 2-10 显示了本节中描述的各种接头和端子块的位置。
首先,完成以下步骤,为搭配使用 ADS1278EVM 板与外部控制器做好准备:
- 如果 PHI 板仍连接到 EVM,请将其移除。
- 从外部工作台电源为端子块 J10 提供 +6V 和接地 (GND) 电压。确保外部控制器也连接到 EVM 上的 GND 端。
- 有关将外部时钟连接到 ADS1278EVM 的信息,请参阅 节 2.7。或者,按以下方式使用 EVM 随附的 27MHz 振荡器:
- 将跳线 JP1 移至引脚 2-3 (OSC_Y1) 以启用振荡器
- 将跳线 JP2 移至引脚 2-3 (EVMCLK) 以选择振荡器
- 在接头 J4 上安装跳线以配置 ADC。例如,在 MODE0、MODE1、FORMAT0、FORMAT1 和 FORMAT2 上安装跳线,同时使 CLKDIV 处于开路状态(高电平)。这些选择会将 ADC 配置为高速模式、SPI 接口模式和动态 TDM DOUT 模式。有关不同 ADC 工作模式的更多信息,请参阅 ADS1278 数据表。
最后,建立以下连接,以启用 ADS1278EVM 和外部控制器之间的数字通信:
- 将控制器的 POCI(外设输出、控制器输入)连接到 EVM 上接头 J6 的 DOUT1 引脚。
- 将控制器的 SCLK 连接到 EVM 上接头 J6 的 SCLK 引脚。
- 将 EVM 上接头 J6 的 DIN 引脚连接到 GND,不要悬空。
- 将控制器的 I/O 引脚连接到 EVM 上接头 J6 的 SYNC 引脚。此连接是实现稳健上电复位所必需的。或者,将 SYNC 引脚连接到 IOVDD 以进行测试。
- 将控制器的 I/O 引脚连接到 EVM 上接头 J6 的 DRDY 引脚。DRDY 是 ADC 的输出,表示何时准备好从 ADC 输出新数据。如 图 2-11 所示,用户定义的数据收集例程会监控此引脚(轮询或中断)并仅在下降沿之后传输数据。