ZHCUB79 july   2023 AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , TPS6593-Q1

 

  1.   1
  2.   使用 TPS65931211-Q1 PMIC 为 AM62A 供电的用户指南
  3.   商标
  4. 1简介
  5. 2器件版本
  6. 3处理器连接
    1. 3.1 电源映射
      1. 3.1.1 VDD_CORE 上支持 0.85V
      2. 3.1.2 使用 5V 输入电源
    2. 3.2 控制映射
  7. 4满足功能安全 ASIL-B 要求
  8. 5静态 NVM 设置
    1. 5.1  基于应用程序的配置设置
    2. 5.2  器件标识设置
    3. 5.3  BUCK 设置
    4. 5.4  LDO 设置
    5. 5.5  VCCA 设置
    6. 5.6  GPIO 设置
    7. 5.7  有限状态机 (FSM) 设置
    8. 5.8  中断设置
    9. 5.9  POWERGOOD 设置
    10. 5.10 其他设置
    11. 5.11 接口设置
    12. 5.12 看门狗设置
  9. 6可预配置的有限状态机 (PFSM) 设置
    1. 6.1 配置的状态
    2. 6.2 PFSM 触发条件
    3. 6.3 电源序列
      1. 6.3.1 序列:immediateOff2Safe_pd
      2. 6.3.2 序列:OrderlyOff2safe
      3. 6.3.3 序列:warmReset
      4. 6.3.4 序列:any2active
      5. 6.3.5 序列:any2_s2r
  10. 7应用示例
    1. 7.1 进入和退出 S2R(挂起至 RAM)
    2. 7.2 进入和退出待机状态
    3. 7.3 进入和退出 LP_STANDBY 状态
  11. 8参考文献

电源映射

图 3-1 显示了 TPS65931211-Q1 PMIC 电源资源和处理器电压域之间的电源映射。uSD 卡、以太网 PHY 和 HDMI 等一些外部外设是可选的,最终产品可能不需要这些外设。出于开发和测试目的,AM62A SK EVM 中包含了这些可选系统外设。

此 PDN 使用 TPS6593-Q1 PMIC 和分立式电源元件来满足处理器和系统外设的电源/序列要求。某些分立式元件是可选的,具体取决于最终产品的特性。在该配置中,PMIC 使用 3.3V 输入电压。TPS22965 负载开关将 3.3V 前置稳压器 (VSYS_3V3) 连接到处理器 3.3V IO 域。TPS65931211-Q1 的未使用反馈引脚 FB_B3 已根据 NVM 设置(表 5-3)进行了配置,以便为 3.3V IO 域提供电压监控。该监控功能使所有处理器内核、数字和模拟电源都具有功能安全 ASIL-B 系统所需的电压监控功能。

TPS65931211-Q1 PMIC 的 LDO1 配置为旁路,为 SD 卡双电压 I/O(3.3V 和 1.8V)供电。具有逻辑高默认值和外部上拉的处理器 GPIO 控制信号最初用于将 SD IO 设置为 3.3V。上电序列完成后,处理器可以将 GPIO 信号设置为低电平,从而根据 SD 规格选择高速卡运行所需的 1.8V 电平。该旁路配置允许控制 3.3V 至 1.8V 范围内的 LDO1 电压,而无需在从 SD 卡引导运行期间建立 I2C 通信。LDO1 上的旁路配置需要将其输入电源引脚 (PVIN_LDO12) 连接到 3.3V。

AM62A 处理器支持多种低功耗模式。对于部分 I/O 低功耗模式,除 CANUART I/O 库中的 I/O 引脚外,整个 SoC 都处于关闭状态,以保持唤醒能力。支持此模式的方法是:关闭 PMIC 并使 3.3V 前置稳压器保持开启状态以提供 VDDSHV_CANUART (3.3V),并使用外部分立式稳压器来提供 VDD_CANUART(0.75V 或 0.85V)。

注: FB_B3 上的 PMIC 电压监控器必须连接到 3.3V。如果在监控器启用时 3.3V 未连接到 FB_B3,则器件进入硬件 SAFE RECOVERY 状态,并且处理器电压被禁用。
GUID-20221110-SS0I-NWLB-L2ZF-WFF9JZHW3RBQ-low.svg
注: 仅部分 IO 需要提供 VDD_CANUART 的外部分立式元件。当不使用部分 IO 时,VDD_CANUART 需要连接到多相 BUCK1/2/3,且 VDDSHV_CANUART 可以连接到为 DVDD3V3(VDDSHVx) 供电的同一 3.3V 电源轨。
图 3-1 电源连接示例

表 3-1 确定了需要哪些电源来支持不同的系统特性。

表 3-1 PDN 电源映射和系统特性
电源映射 系统特性(1)
器件 电源 电压 处理器域 有源 SoC 部分 IO

(低功耗模式)

IO + DDR

(低功耗模式)

SD 卡接口
3.3V 前置稳压器

(LM5141-Q1)

BUCK 3.3V VDDSHV_CANUART

PMIC 电源

R R R
TLV705075 LDO 0.75V VDD_CANUART R R R
TPS65931211-Q1 BUCK123 0.75V 或 0.85V

(2)

VDD_CORE R
VDDA_CORE_CSIRX0 R
VDDA_CORE_USB R
VDDA_DDR_PLL0 R
FB_B3 3.3V 监控 3.3V IO 域 R R
BUCK4 1.1V 或 1.2V VDDS_DDR R R
BUCK5 1.8V DVDD1V8(VDDSHVy) R R
VMON_1P8_SOC (3) O
LDO1 3.3V/1.8V VDDSHV5 O R
LDO2 1.8V VPP(电子保险丝) O
LDO3 0.85V

(2)

VDDR_CORE R
LDO4 1.8V VDDA_1P8_USB R
VDDA_TEMP R
VDDS_OSC0 R
VDDA_MCU R
VDDA_PLL R
VDDA_1P8_CSIRX0 R
TPS22965-Q1 负载开关 3.3V DVDD3V3(VDDSHVx) R
VDDSHV_MCU R
VMON_3P3_SOC (3) O
VDDA_3P3_USB R
TPS62824 BUCK 2.5V VDD_2V5_ETHERNET PHY O
TLV75510P LDO1.0VVDD1P0_ETHERNET PHY O
TLV75512P LDO 1.2V CVCC12_HDMI TRANSMITTER O
“R”是必需的,而“O”是可选的。
如果多相 Buck1/2/3 配置为输出 0.85V,则 AM62A 上的两个内核电压轨(VDD_CORE 和 VDDR_CORE)由 Buck1/2/3 供电。在这种情况下,LDO3 成为可用电源资源。
VMON_3P3_SOC 和 VMON_1P8_SOC 不是电源引脚,而是 1.8V 和 3.3V SoC 电源的电压监控输入。如果 VMON_1P8_SOC 和 VMON_3P3_SOC 未用于监控 SOC 电源轨,则它们仍必须连接到各自的 1.8V 和 3.3V 电源轨。