ZHCUB32B December   2023  – June 2025

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
  6. 2硬件
    1. 2.1 硬件说明
      1. 2.1.1 工作原理
      2. 2.1.2 信号定义
    2. 2.2 硬件设置
      1. 2.2.1 静电放电警告
      2. 2.2.2 电源配置和跳线设置
      3. 2.2.3 连接硬件
        1. 2.2.3.1 电源配置
        2. 2.2.3.2 外部 SPI 和 UART 控制器
  7. 3软件
    1. 3.1 软件设置
    2. 3.2 软件说明
      1. 3.2.1 启动软件
      2. 3.2.2 软件功能
        1. 3.2.2.1 High Level Configuration 页面
        2. 3.2.2.2 AFE881H1 寄存器页面
  8. 4硬件设计文件
    1. 4.1 电路板原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单
  9. 5其他信息
    1. 5.1 商标
  10. 6相关文档
  11. 7修订历史记录

电源配置和跳线设置

AFE881H1EVM 提供到器件电源引脚的电气连接。表 2-3 显示了相关连接。

表 2-3 总结了所有 EVM 跳线功能。

表 2-3 AFE881H1EVM 电源输入
端子 名称 功能
J15 PVDD 可选外部 PVDD 电源(使用外部电源时断开 J21)
J16 GND 接地连接
J17 IOVDD 可选外部 IOVDD 电源(使用外部电源时断开 J20)
J18 VDD 可选外部 VDD 电源(使用外部电源时,断开 J21 的连接或将分流器切换至 悬空 状态)

AFE881H1EVM 上的跳线设置对于 EVM 的正常运行至关重要。表 2-4 提供了 EVM 上可配置的跳线设置的详细信息。图 2-2 定义了 AFE881H1EVM,展示了板上的默认跳线连接。

表 2-4 AFE881H1EVM 跳线概要
接头 名称 功能
J2 HART_IN

短接 1-2 – HART 接收器输入设置为内部滤波器(默认设置)

短接 2-3 – HART 接收器输入设置为外部滤波器

J3 REF_EN

短接 1-2 – REF_EN 接地,禁用内部基准

开路 – REF_EN 通过上拉电阻器连接到 IOVDD,启用内部基准(默认设置)

J4 RX_INF

短接 1-2 – RX_IN 连接到内部滤波器的 680pF 电容器(默认设置)

短接 2-3 – RX_INF 设置为外部滤波器

J9 POL_SEL

短接 1-2 – POL_SEL 将警报电压设置为高电平(默认设置)

短接 2-3 – POL_SEL 将警报电压设置为低电平

J19 DISABLE

短接 1-2 – 禁用 FTDI SPI 电平转换器

开路 1-2 – 启用 FTDI SPI 电平转换器(默认设置)

短接 3-4 – 禁用 FTDI UART 电平转换器

开路 3-4 – 启用 FTDI UART 电平转换器(默认设置)

短接 5-6 – 禁用 FTDI 复位电平转换器

开路 5-6 – 启用 FTDI 复位电平转换器(默认设置)

J20 IOVDD

短接 1-2 – 通过 3.3V USB 电源为 IOVDD 供电

短接 2-3 – 通过 1.8V USB 电源为 IOVDD 供电(默认设置)

开路 - 通过 J17 为 IOVDD 供电

J21 PVDD_VDD

短接 1-3 – 通过 1.8V USB 电源为 PVDD 供电

短接 2-4 – 通过 1.8V USB 电源为 VDD 供电(仅当 PVDD = 1.8V 时)

短接 3-4 – PVDD 和 VDD 短接,因以单个 1.8V 电源连接至 J15 或 J18 所致

短接 3-5 – 通过 3.3V USB 电源为 PVDD 供电(默认设置)

短接 4-6 – 通过 AFE881H1 从内部为 VDD 供电(默认设置)

开路 – 通过 J15 和 J18 从外部为 PVDD 和 VDD 供电

AFE881H1EVM AFE881H1EVM 的默认接头设置图 2-2 AFE881H1EVM 的默认接头设置