ZHCUB32B December   2023  – June 2025 AFE881H1

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
  6. 2硬件
    1. 2.1 硬件说明
      1. 2.1.1 工作原理
      2. 2.1.2 信号定义
    2. 2.2 硬件设置
      1. 2.2.1 静电放电警告
      2. 2.2.2 电源配置和跳线设置
      3. 2.2.3 连接硬件
        1. 2.2.3.1 电源配置
        2. 2.2.3.2 外部 SPI 和 UART 控制器
  7. 3软件
    1. 3.1 软件设置
    2. 3.2 软件说明
      1. 3.2.1 启动软件
      2. 3.2.2 软件功能
        1. 3.2.2.1 High Level Configuration 页面
        2. 3.2.2.2 AFE881H1 寄存器页面
  8. 4硬件设计文件
    1. 4.1 电路板原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单
  9. 5其他信息
    1. 5.1 商标
  10. 6相关文档
  11. 7修订历史记录

信号定义

EVM 板通过接头 J6 和 J12 提供对数字 AFE881H1 引脚的访问。表 2-1 列出了 J6 引脚定义,表 2-2 列出了 J12 引脚定义。

表 2-1 AFE881H1 接头 J6 引脚定义
引脚编号 信号 说明
1 SCLK AFE881H1 SPI 串行时钟输入
3 PICO AFE881H1 SDI(串行数据输入)
5 POCI AFE881H1 SDO(串行数据输出)
7 CS AFE881H1 芯片选择输入
9 TXD AFE881H1 UART 输出
11 RXD AFE881H1 UART 输入
13 RTS AFE881H1 HART 请求发送
2、4、6、8、10、12、14 GND 接地
表 2-2 AFE881H1 接头 J12 引脚定义
引脚编号 信号 说明
1 CD AFE881H1 HART 载波检测
3 RESET AFE881H1 器件复位
5 ALARM AFE881H1 警报信号
2、4、6 GND 接地