ZHCUAA2B March   2017  – June 2022 TMS320F28379D , TMS320F28379D-Q1

 

  1.   Delfino TMS320F28379D controlCARD(控制卡) R1.3
  2.   商标
  3. 1引言
  4. 2勘误
    1. 2.1 警告/注释/勘误
    2. 2.2 有关特定 controlCARD (控制卡)版本的警告
  5. 3熟悉 controlCARD (控制卡)
    1. 3.1 F28379D controlCARD (控制卡)特性
    2. 3.2 假定的工作条件
    3. 3.3 使用 controlCARD(控制卡)
    4. 3.4 实验软件
  6. 4有关连接的注意事项
    1. 4.1 xds100v2 仿真器和 SCI/UART 连接
    2. 4.2 外部连接器 – J9
    3. 4.3 模数转换器 (ADC) 的评估
  7. 5硬件参考
  8. 6参考文献
  9. 7修订历史记录

硬件参考

表 5-1 显示了电路板上可用的各种连接。图 5-1 展示了电路板上许多此类元件的位置。

警告:

在高压设置中使用 controlCARD (控制卡)时,用户有责任在对电路板通电或进行模拟之前确认已阅读和理解电压和隔离要求。通电后,不应触碰 controlCARD (控制卡)或与 controlCARD (控制卡)相连的元件。此外,应去除电容器 A:C31以尽量减少漏电流穿过 controlCARD (控制卡)隔离栅的可能性。

GUID-4A7370F8-35B2-42CC-9C3C-8812DEE7F372-low.gif图 5-1 controlCARD (控制卡)上的主要元件
表 5-1 硬件参考
连接器
A:J1 仿真/UART 连接器 - USB mini A 连接器用于通过 FTDI 逻辑提供 xds100v2 仿真和 USB 转 UART (SCI) 通信。A:SW1 确定 MCU 启用哪些连接。
U5 Micro SD 卡插槽:通过 SPI 连接到 MCU
J8 USB 连接器:USB micro AB 连接器支持 USB 2.0 主机/设备
J9 启用辅助电路板以访问 F28379D 的 EMIF2 和若干其他数字信号。
跳线
J2-J7 USB PHY 连接启用/禁用跳线:
  • 所有跳线均向上:MCU 将通过 GPIO 42、43、46、47、120 和 121 连接至 controlCARD (控制卡)上的 USB PHY
  • 所有跳线均向下:MCU 将不会连接至 USB PHY,所有信号将通过 180 引脚controlCARD (控制卡)连接器。
LED
LD1 当 controlCARD (控制卡)通电时亮起(绿色)
LD2 由 GPIO-31 的负逻辑控制(红色)
LD3 由具且负逻辑的 GPIO-34 控制(红色)
A:D2 当 ISO JTAG 逻辑通电时亮起(绿色)。
A:D3 JTAG/UART RX 切换指示器(蓝色)
A:D4 JTAG/UART TX 切换指示器(蓝色)
电阻器和电容器
R59、R60 备选参考配置电阻器
这些电阻器允许用户选择是否由以下方式提供 ADC 的备选参考:
  • 如果未组装 R59,且组装了 R60
    精准的 3.0V 基准 (REF5030)
  • 如果组装了 R59,但未组装 R60
    将由 HSEC controlCARD (连接器)的引脚 45 提供基准。这样可能会允许基板提供理想的电压基准。
R27-R50 和 C18-C41 可选 RC 输入滤波器,适用于所有 ADC 输入
开关(默认位置加粗)
SW1 引导模式开关:
控制 F28379D 器件的引导选项。有关更多信息。(0 为下,1 为上),请参阅器件专用数据表。
模式编号 开关位置 1 (GPIO-72) 开关位置 2 (GPIO-84) 引导位置 00 0 0 并行 I/O 01 0 1 引导位置 SCI 02 1 0 等待引导模式 03 1 1 Get Mode (默认为闪存)
模式编号 开关位置 1
(GPIO-72)
开关位置 2
(GPIO-84)
引导位置
00 0 0 并行 I/O
01 0 1 从 SCI 引导
02 1 0 等待引导模式
03 1 1 获取模式(默认为闪存)
SW2 ADC 模块 A & B 的 ADC VREFHI 控制开关:
开关 1(下部开关)– ADC 模块 A 的 VREFHI 控制开关:
  • 左侧位置:配置 ADC-A,以使用 VDDA (3.3V) 作为 ADC 的电压基准。此 ADC 的满量程为 0-3.3V,但 ADC 的准确度/精度会下降。
  • 右侧位置:配置 ADC-A,使用精确的 3.0V 电压基准或使用外部电压作为基准。R59 和 R60 确定使用哪种设置(请参阅上文关于 R59/R60 的说明)
开关 2(上部开关)– ADC 模块 B 的 VREFHI 控制开关:
  • 左侧位置:配置 ADC-B,以使用 VDDA (3.3V) 作为 ADC 的电压基准。此 ADC 的满标量程为 0-3.3V,但 ADC 的准确度/精度会下降。
  • 右侧位置:配置 ADC-B,使用精确的 3.0V 电压基准或使用外部电压作为基准。R59 和 R60 确定使用哪种设置(请参阅上文关于 R59/R60 的说明)
SW3 ADC 模块 C & D 的 ADC VREFHI 控制开关:
开关 1(下部开关)– ADC 模块 C 的 VREFHI 控制开关:
  • 左侧位置:配置 ADC-C,以使用 VDDA (3.3V) 作为 ADC 的电压基准。此 ADC 的满标量程为 0-3.3V,但 ADC 的准确度/精度会下降。
  • 右侧位置:配置 ADC-C,使用精确的 3.0V 电压基准或使用外部电压作为基准。R59 和 R60 确定使用哪种设置(请参阅上文关于 R59/R60 的说明)
开关 2(上部开关)– ADC 模块 D 的 VREFHI 控制开关:
  • 左侧位置:配置 ADC-D,以使用 VDDA (3.3V) 作为 ADC 的电压基准。此 ADC 的满标量程为 0-3.3V,但 ADC 的准确度/精度会下降。
  • 右侧位置:配置 ADC-D,使用精确的 3.0V 电压基准或使用外部电压作为基准。R59 和 R60 确定使用哪种设置(请参阅上文关于 R59/R60 的说明)。
A:SW1 隔离式仿真和 UART 通信使能开关:
开关位置 1:JTAG 启用:
  • :xds100v2 仿真逻辑和 MCU 之间的所有信号均会连接。通过卡上的 xds100v2 仿真器对 MCU 进行调试或编程时此设置有效。
  • 关:xds100v2 仿真逻辑将不会连接到 MCU。当此器件将从闪存引导、直接从外设引导,或使用外部 JTAG 仿真器时,此设置有效。
开关位置 2:ISO UART 通信启用:
  • :C2000 MCU 的 GPIO-28(和 180 引脚 controlCARD (控制卡)连接器的引脚 76)将耦合到 FTDI 的 USB 转串行适配器。允许通过 FTDI 芯片与计算机进行 UART 通信。然而,在这个位置,GPIO-28 将被 FTDI 芯片强制为高电平。连接器引脚 76 的功能将受限。
  • 关:C2000 MCU 将不会连接到 FTDI USB 转串行适配器。180 引脚controlCARD (控制卡)连接器的引脚 76 将直接连接到 GPIO-28。