ZHCT935 May   2025 ADC32RF52 , ADC32RF54 , ADC32RF55 , ADC32RF72 , ADC34RF52 , ADC34RF55 , ADC34RF72 , ADC3548 , ADC3549 , ADC3568 , ADC3569 , ADC3648 , ADC3649 , ADC3668 , ADC3669

 

  1.   1
  2.   2
  3. 1奈奎斯特规则
  4. 2什么是过程增益?
  5. 3为什么要进行频率规划?
  6. 4频率规划的常见缺陷
  7. 5使用抽取进行适当频率规划的优势
  8. 6理论示例:利用抽取功能规划频率
  9. 7实际案例:利用抽取功能规划频率
  10. 8结语
  11. 9相关网站

使用抽取进行适当频率规划的优势

有效的频率规划具有多种优势,可增强接收器系统设计。一个优势是改进了伪波抑制。数字抽取滤波器可以有效地衰减伪波,通常可实现约 –85dBFS 的抑制水平,从而带来更清晰的信号性能,并更好地利用预期信号的 ADC 动态范围,而非带外伪波噪声。

另一个优势是降低了 ADC 的数据吞吐量。通过抽取来降低 ADC 的输出数据速率,您可以将 ADC 与速度更低、尺寸更小、更具有成本效益的 FPGA 连接。这种传输数据的减少不仅简化了硬件要求,还使系统能够在双频带或四频带中运行,从而同时对多个射频频带进行采样。

在 ADC 上使用抽取的另一个显著优势是,系统能够单独在软件中完全重新配置。您可以规划 ADC 和 FPGA 之间的硬件接口以支持系统的预期最大数据速率,从而能够以较低的数据速率或更窄的带宽运行许多其他系统。软件可重新配置的系统对于需要在多种场景中部署的应用特别有用。

资源节省也是有效频率规划的一个显著成果。由于需要更少的输出通道(无论是高速串行数据通道还是低电压差分信号对),您可以节省 ADC 和 FPGA 上的宝贵引脚,从而提高利用率。这在印刷电路板面积和功率受限的高通道系统中尤其重要。