ZHCT935 May   2025 ADC32RF52 , ADC32RF54 , ADC32RF55 , ADC32RF72 , ADC34RF52 , ADC34RF55 , ADC34RF72 , ADC3548 , ADC3549 , ADC3568 , ADC3569 , ADC3648 , ADC3649 , ADC3668 , ADC3669

 

  1.   1
  2.   2
  3. 1奈奎斯特规则
  4. 2什么是过程增益?
  5. 3为什么要进行频率规划?
  6. 4频率规划的常见缺陷
  7. 5使用抽取进行适当频率规划的优势
  8. 6理论示例:利用抽取功能规划频率
  9. 7实际案例:利用抽取功能规划频率
  10. 8结语
  11. 9相关网站

理论示例:利用抽取功能规划频率

考虑交错 ADC 以 Fs 采样一个常规射频输入信号。交错过程会在 Fs/2-Fin 处引入伪波,可能会干扰预期信号。通过应用 2 倍抽取滤波器(如 图 4 所示),可以将此伪波衰减到抽取滤波器的抑制限值范围内。此外,抽取过程可降低 ADC 的输出数据速率,从而实现具有成本效益的 FPGA 连接并简化下游处理。此外,由于 SNR 中的 N(即噪声)减半,而 S(即信号)保持不变,宽带噪声的降低会带来约 3dB 的过程增益。

 500MSPS 且 70MHz FIN(抽取因子为 2)条件下理论数据的抽取滤波器响应。图 4 500MSPS 且 70MHz FIN(抽取因子为 2)条件下理论数据的抽取滤波器响应。