ZHCSYY2A September 2025 – April 2026 ISOTMP35R-Q1
PRODUCTION DATA
合理的 PCB 布局对于充分发挥 ISOTMP35R-Q1 器件的性能至关重要。应将该器件尽可能靠近热源放置,以更大限度减少热梯度并提高测量精度。TSENSE 引脚的位置必须确保与发热元件直接进行热耦合。
如果热源位于 PCB 的另一侧,则应在 TSENSE 引脚正下方布置一小块铜区域,并通过导热过孔将该铜区域连接至热源。该铜区域用作局部热界面,而过孔则在热源与传感器之间提供低热阻路径。在附近使用多个过孔以增强传热效果。
所有滤波元件(包括旁路电容器和 RC 滤波器)均应尽可能靠近器件引脚放置,以更大限度减少寄生电感并降低对电磁干扰 (EMI) 的敏感性。
必须谨慎管理信号布线。VOUT 走线应远离高 dv/dt 开关节点和高电流路径,并尽可能缩短走线长度以降低噪声拾取量。在需要较长的布线距离时,建议增加额外的滤波或缓冲以保持信号完整性(有关更多详细信息,请参阅节 8.1.2)。
需要低阻抗接地连接。连续的接地平面可提供稳定的基准并降低噪声耦合。
隔离栅需要适当的爬电距离和电气间隙。建议至少使用 2 层 PCB。对于 4 层设计,信号布线可置于顶层或底层。隔离栅下方的区域必须保持没有导电元素,包括铜平面、走线、焊盘及过孔。该要求旨在保持器件的隔离完整性。
有关器件下方所需禁止区域的示例,请参阅图 8-5。