ZHCSYN1 July 2025 TPLD2001-Q1
ADVANCE INFORMATION
为了在 TPLD 设计中使用 ACMP 宏单元,上电 (PWR UP) 端口需要连接到逻辑高电平信号。通过连接到来自连接多路复用器的信号,可以使每个 ACMP 始终开启、始终关闭或基于来自连接多路复用器的数字信号动态开启。
ACMP 宏单元有一个正输入信号,该信号可以在进入模拟比较器之前由具有可选增益级的各种外部源提供。负输入信号可以来自内部 VREF 或外部源,该源在所有比较器通道之间共享。
| 参数 | 源端 |
|---|---|
| IN+ 源 | ACMP IN0 |
ACMP IN1 | |
| ACMP IN2 | |
| ACMP IN3 |
IN+ 增益:McACMP 正输入可由各种外部源提供,并且在连接到模拟比较器之前也可以具有可选择的增益级(1X、0.5X、0.33X、0.25X)。
IN- 电压范围:32mV – 2.016V(通过内部 VREF)或高达 2.016V 外部源。
可以使用用户寄存器在系统内更新每个分立式模拟比较器的 VREF 选择。为了得到无干扰测量,建议在更改 VREF 时禁用/关闭所有模拟比较器。如果在更新 VREF 选择时未禁用模拟比较器,从模拟比较器输出有效数据可能需要 10µs 时间。
迟滞:如果使用内部 VREF,相应的 ACMP 通道有四个可选的迟滞选项:0mV,32mV,64mV 和 192mV。
低带宽:ACMP 单元具有输入信号带宽选择功能,可用于在比较较低带宽信号时节省功耗并减小噪声影响。