ZHCSY43 April   2025 ADC3664-EP , ADC3664-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 模拟输入带宽
        2. 7.3.1.2 模拟前端设计
          1. 7.3.1.2.1 采样干扰滤波器设计
          2. 7.3.1.2.2 模拟输入终端和直流偏置
            1. 7.3.1.2.2.1 交流耦合
            2. 7.3.1.2.2.2 直流耦合
      2. 7.3.2 时钟输入
        1. 7.3.2.1 单端与差分时钟输入
      3. 7.3.3 电压基准
        1. 7.3.3.1 内部电压基准
        2. 7.3.3.2 外部电压基准 (VREF)
        3. 7.3.3.3 外部电压基准,带内部缓冲器 (REFBUF/CTRL)
      4. 7.3.4 数字下变频器
        1. 7.3.4.1 DDC 多路复用器
        2. 7.3.4.2 数字滤波器用途
        3. 7.3.4.3 FS/4 与实时输出混合
        4. 7.3.4.4 数控振荡器 (NCO) 和数字混频器
        5. 7.3.4.5 抽取滤波器
        6. 7.3.4.6 SYNC
        7. 7.3.4.7 带抽取因子的输出格式
      5. 7.3.5 数字接口
        1. 7.3.5.1 输出格式器
        2. 7.3.5.2 输出位映射器
          1. 7.3.5.2.1 2 线模式
          2. 7.3.5.2.2 1 线模式
          3. 7.3.5.2.3 ½ 线模式
        3. 7.3.5.3 输出接口和模式配置
          1. 7.3.5.3.1 配置示例
        4. 7.3.5.4 输出数据格式
      6. 7.3.6 测试图形
    4. 7.4 器件功能模式
      1. 7.4.1 正常运行
      2. 7.4.2 断电选项
    5. 7.5 编程
      1. 7.5.1 仅使用 PIN 引脚的配置
      2. 7.5.2 使用 SPI 接口的配置
        1. 7.5.2.1 寄存器写入
        2. 7.5.2.2 寄存器读取
  9. 应用信息免责声明
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 输入信号路径
        2. 8.2.2.2 采样时钟
        3. 8.2.2.3 电压基准
      3. 8.2.3 应用曲线
    3. 8.3 初始化设置
      1. 8.3.1 运行期间寄存器初始化
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 寄存器映射
    1. 9.1 寄存器详细说明
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 机械数据

设计要求

频域应用涵盖宽频率范围,包含从第一奈奎斯特区域中的直流或接近直流的低输入频率到更高奈奎斯特区域中的欠采样频率。如果支持低输入频率,则必须对输入进行直流耦合,并且 ADC 由全差分放大器 (FDA) 驱动。如果不需要低频支持,则交流耦合和使用平衡-非平衡变压器可能更合适。

不需要直流精度,因此会使用内部基准。不过,ADC 交流性能在很大程度上取决于外部时钟源的质量。如果可能存在带内干扰,则 ADC SFDR 性能也是一个关键问题。要放宽外部抗混叠滤波器,需要使用更高的 ADC 采样率。随后使用内部抽取滤波器来降低数字输出速率。

表 8-1 设计主要考虑因素
特性说明
信号带宽直流到 30MHz
输入驱动器单端至差分信号转换和直流耦合
时钟源低抖动外部时钟

在设计放大器/滤波器驱动电路时,需要考虑 ADC 输入满量程电压。例如,ADC3664-xEP 输入满量程为 3.2Vpp。当考虑滤波器约 1dB 的插入损耗时,该放大器需要提供接近 3.6Vpp 的电压。放大器失真性能随着输出摆幅的增大而降低。考虑到 ADC 共模输入电压,放大器可能无法提供全摆幅。ADC3664-xEP 器件提供 0.95V 的输出共模电压,而 THS4541 只能在其负电源的 250mV 范围内摆动。单极 3.3V 放大器电源将最大电压摆幅限制在约 2.8Vpp。因如果需要更大的输出摆幅(考虑到滤波器插入损耗),则需要为放大器提供负电源来消除该限制。此外,需要输入电压保护二极管来保护 ADC 免受过压事件的影响。

表 8-2 THS4541 的输出电压摆幅与电源间的关系
器件最小输出电压在 3.3V/0V 电源下的最大摆幅在 3.3V/-1V 电源下的最大摆幅
THS4541VS- + 250mV2.8Vpp6.8Vpp