ZHCSXX8B March 2025 – November 2025 AM62L
PRODUCTION DATA
| 信号名称 [1] | 引脚类型 [2] | 说明 [3] | ANB 引脚 [4] |
|---|---|---|---|
| DDR0_ACT_n | O | DDRSS 激活命令 | M2 |
| DDR0_CAS_n | O | DDRSS 列地址选通 | L1 |
| DDR0_RAS_n | O | DDRSS 行地址选通 | M5 |
| DDR0_WE_n | O | DDRSS 写入使能 | L2 |
| DDR0_A0 | O | DDRSS 地址总线 | L5 |
| DDR0_A1 | O | DDRSS 地址总线 | H6 |
| DDR0_A2 | O | DDRSS 地址总线 | L6 |
| DDR0_A3 | O | DDRSS 地址总线 | K2 |
| DDR0_A4 | O | DDRSS 地址总线 | J1 |
| DDR0_A5 | O | DDRSS 地址总线 | H5 |
| DDR0_A6 | O | DDRSS 地址总线 | R2 |
| DDR0_A7 | O | DDRSS 地址总线 | N6 |
| DDR0_A8 | O | DDRSS 地址总线 | T4 |
| DDR0_A9 | O | DDRSS 地址总线 | N1 |
| DDR0_A10 | O | DDRSS 地址总线 | T5 |
| DDR0_A11 | O | DDRSS 地址总线 | T6 |
| DDR0_A12 | O | DDRSS 地址总线 | W6 |
| DDR0_A13 | O | DDRSS 地址总线 | V6 |
| DDR0_BA0 | O | DDRSS 存储库地址 | N3 |
| DDR0_BA1 | O | DDRSS 存储库地址 | N2 |
| DDR0_BG0 | O | DDRSS 存储库组 | N5 |
| DDR0_BG1 | O | DDRSS 存储库组 | N4 |
| DDR0_CAL0 (1) | A | IO 焊盘校准电阻 | M3 |
| DDR0_CK0 | O | DDRSS 时钟 | P1 |
| DDR0_CK0_n | O | DDRSS 负时钟 | P2 |
| DDR0_CKE0 | O | DDRSS 时钟使能 | K1 |
| DDR0_CS0_n | O | DDRSS 片选 0 | L3 |
| DDR0_DM0 | IO | DDRSS 数据掩码 | F2 |
| DDR0_DM1 | IO | DDRSS 数据掩码 | W2 |
| DDR0_DQ0 | IO | DDRSS 数据 | F4 |
| DDR0_DQ1 | IO | DDRSS 数据 | F3 |
| DDR0_DQ2 | IO | DDRSS 数据 | F1 |
| DDR0_DQ3 | IO | DDRSS 数据 | E1 |
| DDR0_DQ4 | IO | DDRSS 数据 | G4 |
| DDR0_DQ5 | IO | DDRSS 数据 | H4 |
| DDR0_DQ6 | IO | DDRSS 数据 | H2 |
| DDR0_DQ7 | IO | DDRSS 数据 | H3 |
| DDR0_DQ8 | IO | DDRSS 数据 | V4 |
| DDR0_DQ9 | IO | DDRSS 数据 | T3 |
| DDR0_DQ10 | IO | DDRSS 数据 | T1 |
| DDR0_DQ11 | IO | DDRSS 数据 | U1 |
| DDR0_DQ12 | IO | DDRSS 数据 | U4 |
| DDR0_DQ13 | IO | DDRSS 数据 | V5 |
| DDR0_DQ14 | IO | DDRSS 数据 | U2 |
| DDR0_DQ15 | IO | DDRSS 数据 | W1 |
| DDR0_DQS0 | IO | DDRSS 数据选通 | G1 |
| DDR0_DQS0_n | IO | DDRSS 互补数据选通 | G2 |
| DDR0_DQS1 | IO | DDRSS 数据选通 | V1 |
| DDR0_DQS1_n | IO | DDRSS 互补数据选通 | V2 |
| DDR0_ODT0 | O | 用于片选 0 的 DDRSS 片上端接 | L4 |
| DDR0_RESET0_n | O | DDRSS 复位 | J2 |