ZHCSXW1 February   2025 ADC3683-EP , ADC3683-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性 - ADC3683
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 模拟输入带宽
        2. 7.3.1.2 模拟前端设计
          1. 7.3.1.2.1 采样干扰滤波器设计
          2. 7.3.1.2.2 模拟输入终端和直流偏置
            1. 7.3.1.2.2.1 交流耦合
            2. 7.3.1.2.2.2 直流耦合
        3. 7.3.1.3 自动置零特性
      2. 7.3.2 时钟输入
        1. 7.3.2.1 单端与差分时钟输入
        2. 7.3.2.2 信号采集时间调整
      3. 7.3.3 电压基准
        1. 7.3.3.1 内部电压基准
        2. 7.3.3.2 外部电压基准 (VREF)
        3. 7.3.3.3 外部电压基准,带内部缓冲器 (REFBUF/CTRL)
      4. 7.3.4 数字下变频器
        1. 7.3.4.1 DDC 多路复用器
        2. 7.3.4.2 数字滤波器用途
        3. 7.3.4.3 FS/4 与实时输出混合
        4. 7.3.4.4 数控振荡器 (NCO) 和数字混频器
        5. 7.3.4.5 抽取滤波器
        6. 7.3.4.6 SYNC
        7. 7.3.4.7 带抽取因子的输出格式
      5. 7.3.5 数字数据路径和接口
        1. 7.3.5.1 数据路径概述
        2. 7.3.5.2 输出扰频器
        3. 7.3.5.3 输出位映射器
          1. 7.3.5.3.1 2 线模式
          2. 7.3.5.3.2 1 线模式
          3. 7.3.5.3.3 ½ 线模式
        4. 7.3.5.4 器件配置步骤
          1. 7.3.5.4.1 配置示例
        5. 7.3.5.5 输出数据格式
      6. 7.3.6 测试图形
    4. 7.4 器件功能模式
      1. 7.4.1 正常运行
      2. 7.4.2 断电选项
      3. 7.4.3 数字通道平均
    5. 7.5 编程
      1. 7.5.1 仅使用 PIN 引脚的配置
      2. 7.5.2 使用 SPI 接口的配置
        1. 7.5.2.1 寄存器写入
        2. 7.5.2.2 寄存器读取
  9. 应用信息免责声明
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 输入信号路径
        2. 8.2.2.2 采样时钟
        3. 8.2.2.3 电压基准
      3. 8.2.3 应用曲线
    3. 8.3 初始化设置
      1. 8.3.1 运行期间寄存器初始化
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 寄存器映射
    1. 9.1 寄存器详细说明
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 机械数据

数据路径概述

ADC3683-xEP 提供一组灵活的数字功能 (图 7-40),可以使用所有或部分功能。内核 ADC 提供 18 位输出,该输出被传递到数字下变频器 (DDC),或者通过分辨率选择器和位映射器直接提供给数字接口。由于模数转换器内核提供低延迟,为了实现最低延迟,数字模块必须被旁路 (0x24 的 D2)。最终数据通路经过分辨率选择模块和输出位映射器。分辨率选择器提供 14 位、16 位、18 位或 20 位输出的选择。对于 14 位和 16 位输出分辨率,LSB 在重新格式化期间将被截断。在旁路模式下,使用 20 位输出时,会添加两个 0。在抽取模式下,对于 20 位模式,会添加两个 LSB。最后,输出位映射器映射活动通道上的位传输顺序。输出串行化因子会根据 2 线、1 线和 1/2 线接口模式以及分辨率进行内部调整;然而,无论接口设置如何,都无法超过 1Gbps 的最大 SLVDS 接口输出数据速率。

ADC3683-SEP ADC3683-EP 数字数据路径概述图 7-40 数字数据路径概述