ZHCSXW1 February   2025 ADC3683-EP , ADC3683-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性 - ADC3683
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 模拟输入带宽
        2. 7.3.1.2 模拟前端设计
          1. 7.3.1.2.1 采样干扰滤波器设计
          2. 7.3.1.2.2 模拟输入终端和直流偏置
            1. 7.3.1.2.2.1 交流耦合
            2. 7.3.1.2.2.2 直流耦合
        3. 7.3.1.3 自动置零特性
      2. 7.3.2 时钟输入
        1. 7.3.2.1 单端与差分时钟输入
        2. 7.3.2.2 信号采集时间调整
      3. 7.3.3 电压基准
        1. 7.3.3.1 内部电压基准
        2. 7.3.3.2 外部电压基准 (VREF)
        3. 7.3.3.3 外部电压基准,带内部缓冲器 (REFBUF/CTRL)
      4. 7.3.4 数字下变频器
        1. 7.3.4.1 DDC 多路复用器
        2. 7.3.4.2 数字滤波器用途
        3. 7.3.4.3 FS/4 与实时输出混合
        4. 7.3.4.4 数控振荡器 (NCO) 和数字混频器
        5. 7.3.4.5 抽取滤波器
        6. 7.3.4.6 SYNC
        7. 7.3.4.7 带抽取因子的输出格式
      5. 7.3.5 数字数据路径和接口
        1. 7.3.5.1 数据路径概述
        2. 7.3.5.2 输出扰频器
        3. 7.3.5.3 输出位映射器
          1. 7.3.5.3.1 2 线模式
          2. 7.3.5.3.2 1 线模式
          3. 7.3.5.3.3 ½ 线模式
        4. 7.3.5.4 器件配置步骤
          1. 7.3.5.4.1 配置示例
        5. 7.3.5.5 输出数据格式
      6. 7.3.6 测试图形
    4. 7.4 器件功能模式
      1. 7.4.1 正常运行
      2. 7.4.2 断电选项
      3. 7.4.3 数字通道平均
    5. 7.5 编程
      1. 7.5.1 仅使用 PIN 引脚的配置
      2. 7.5.2 使用 SPI 接口的配置
        1. 7.5.2.1 寄存器写入
        2. 7.5.2.2 寄存器读取
  9. 应用信息免责声明
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 输入信号路径
        2. 8.2.2.2 采样时钟
        3. 8.2.2.3 电压基准
      3. 8.2.3 应用曲线
    3. 8.3 初始化设置
      1. 8.3.1 运行期间寄存器初始化
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 寄存器映射
    1. 9.1 寄存器详细说明
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 机械数据

寄存器详细说明

图 9-1 寄存器 0x00
76543210
0000000复位
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-2 寄存器 0x00 字段说明
字段类型复位说明
7-10R/W0必须写入 0
0复位R/W0该位会将所有内部寄存器复位为默认值并自行清零。
图 9-2 寄存器 0x07
76543210
OP IF MAPPER0OP IF ENOP IF SEL
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-3 寄存器 0x07 字段说明
字段类型复位说明
7-5OP IF MAPPERR/W000输出接口映射器。该寄存器包含不同接口的正确输出接口位映射。接口位映射从电子保险丝内部加载,并且还需要保险丝加载命令才能生效(0x13、D0)。由于电子保险丝加载会重置 SPI 写入、因此需要在编程序列中首先加载寄存器 0x07 以及电子保险丝加载(0x13、D0)。
初始复位后,默认输出接口变体自动从内部保险丝加载。然而,在读取该寄存器时,它会返回 000,直到使用 SPI 写入一个值。
001:2 线,18 和 14 位
010:2 线,16 位
011:1 线
100:0.5 线
其他:未使用
40R/W0必须写入 0
3OP IF ENR/W0启用更改默认输出接口模式 (D2-D0)。
2-0OP IF SELR/W000输出接口模式的选择。OP(如果也需要启用 EN (D3))。
初始复位后,默认输出接口自动从内部保险丝加载。然而,在读取该寄存器时,它会返回 000,直到使用 SPI 写入一个值。
011:2 线
100:1 线
101:0.5 线
其他:未使用
图 9-3 寄存器 0x08
76543210
00PDN CLKBUFPDN REFAMP0PDN APDN BPDN GLOBAL
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-4 寄存器 0x08 字段说明
字段类型复位说明
7-60R/W0必须写入 0
5PDN CLKBUFR/W0采样时钟缓冲器断电
0:启用时钟缓冲器
1:时钟缓冲器断电
4PDN REFAMPR/W0内部基准增益放大器断电
0:已启用 REFAMP
1:REFAMP 断电
30R/W0必须写入 0
2PDN AR/W0ADC 通道 A 断电
0:已启用 ADC A。
1:ADC 通道 A 已断电
1PDN BR/W0将 ADC 通道 B 断电
0:ADC 通道 B 已启用
1:ADC A 和 B 已断电
0PDN GLOBALR/W0通过 SPI 全局断电
0:全局电源已禁用
1:全局断电已启用。断电屏蔽(寄存器 0x0D)确定哪些内部块会断电。
图 9-4 寄存器 0x09
76543210
00PDN FCLKOUTPDN DCLKOUTPDN DA1PDN DA0PDN DB1PDN DB0
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-5 寄存器 0x09 字段说明
字段类型复位说明
7-60R/W0必须写入 0
5PDN FCLKOUTR/W0帧时钟 (FCLK) LVDS 输出缓冲器断电
0:FCLK 输出缓冲器已启用
1:FCLK 输出缓冲器已断电
4PDN DCLKOUTR/W0DCLK LVDS 输出缓冲器断电
0:DCLK 输出缓冲器已启用
1:DCLK 输出缓冲器已断电
3PDN DA1R/W0通道 A 线路 1 的 LVDS 输出缓冲器断电。
在 1 线和 1/2 线模式中不会自动断电。
0:DA1 LVDS 输出缓冲器已启用
1:DA1 LVDS 输出缓冲器断电
2PDN DA0R/W0通道 A 线路 0 的 LVDS 输出缓冲器断电。
0:DA0 LVDS 输出缓冲器已启用
1:DA0 LVDS 输出缓冲器断电
1PDN DB1R/W0通道 B 线路 1 的 LVDS 输出缓冲器断电。在 1 线和 1/2 线模式中不会自动断电。
0:DB1 LVDS 输出缓冲器已启用
1:DB1 LVDS 输出缓冲器断电
0PDN DB0R/W0通道 B 线路 0 的 LVDS 输出缓冲器断电。
在 1/2 线模式中不会自动断电。
0:DB0 LVDS 输出缓冲器已启用
1:DB0 LVDS 输出缓冲器断电
图 9-5 寄存器 0x0D (PDN GLOBAL MASK)
76543210
0000MASK CLKBUFMASK REFAMPMASK BG DIS0
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-6 寄存器 0x0D 字段说明
字段类型复位说明
7-40R/W0必须写入 0
3MASK CLKBUFR/W0采样时钟输入缓冲器的全局断电屏蔽码控制。
0:执行全局断电时,时钟缓冲器将断电。
1:执行全局断电时,时钟缓冲器将不会断电。
2MASK REFAMPR/W0基准放大器的全局断电屏蔽控制。
0:执行全局断电时,基准放大器将断电。
1:执行全局断电时,基准放大器将不会断电。
1MASK BG DISR/W0内部1.2V 带隙电压基准的全局断电屏蔽控制。设置该位会降低全局断电模式下的功耗,但会增加唤醒时间。请参阅断电选项概述。
0:当执行全局断电时,内部1.2V 带隙电压基准将不会断电。
1:当执行全局断电时,内部1.2V 带隙电压基准将断电。
00R/W0必须写入 0
图 9-6 寄存器 0x0E
76543210
SYNC PIN ENSPI SYNCSPI SYNC EN0REF CTLREF SELSE CLK EN
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-7 寄存器 0x0E 字段说明
字段类型复位说明
7SYNC PIN ENR/W0该位控制 SYNC/PDN 引脚的功能。
0:当引脚被拉高时,SYNC/PDN 引脚会运行全局断电模式。
1:SYNC/PDN 引脚在引脚被拉高时发出 SYNC 命令。
6SPI SYNCR/W0切换该位会使用 SPI 寄存器写入来发出 SYNC 命令。还必须启用使用 SPI 的 SYNC (D5)。该位不会自行复位为 0。
0:正常运行
1:已发出 SYNC 命令。
5SPI SYNC ENR/W0该位使用 SPI 而不是 SYNC/PDN 引脚来启用同步。
0:使用 SPI 寄存器位同步已禁用。
1:使用启用的 SPI 寄存器位进行同步。
40R/W0必须写入 0
3REF CTLR/W0该位决定 REFBUF/CTRL 引脚控制电压基准选择还是控制 SPI 寄存器 (D2-D1)。
0:REFBUF/CTRL 引脚选择电压基准选项。
1:可使用 SPI (D2-D1) 和 D0 选择单端时钟来选择电压基准。
2-1REF SELR/W00选择电压基准选项。REF CTRL (D3) 必须设置为 1。
00:内部基准
01:使用内部基准缓冲器 (REFBUF/CTRL) 的外部电压基准 (1.2V)
10:外部电压基准
11:未使用
0SE CLK ENR/W0选择单端时钟输入、并将差分采样时钟输入缓冲器断电。REF CRTL (D3) 必须设置为 1。
0:差分时钟输入
1:单端时钟输入
图 9-7 寄存器 0x11
76543210
00000DLL PDN0AZ EN
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-8 寄存器 0x11 字段说明
字段类型复位说明
7-30R/W0必须写入 0
2DLL PDNR/W0本寄存器仅适用于 ADC3683。它会将用于调整采样时间的内部 DLL 断电。仅当以低于 40 MSPS 的采样率运行时,才必须启用该寄存器。当启用了 DLL PDN 位时,采样时间直接取决于采样时钟占空比(采样时间为 50/50 占空比为 TS /2)。
0:采样时间为 TS /4
1:采样时间为 TS /2(仅适用于低于 40 MSPS 的采样率)。
10R/W0必须写入 0
0AZ ENR/W0该位使能内部自动置零电路。ADC3683-xEP 默认禁用此功能。
0:自动置零已禁用
1:自动置零已启用
图 9-8 寄存器 0x13
76543210
000000E-FUSE LD
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-9 寄存器 0x13 字段说明
字段类型复位说明
7-10R/W0必须写入 0
0E-FUSE LDR/W0该寄存器位用于加载不同接口的内部位映射。在寄存器 0x07 中设置接口后,该 E-FUSE LD 位需要设置为 1 并复位为 0使加载生效。由于电子保险丝加载会重置 SPI 写入、因此需要在编程序列中首先加载寄存器 0x07 以及电子保险丝加载(0x13、D0)。
0:电子保险丝负载组
1:电子保险丝负载复位
图 9-9 寄存器 0x14/15/16
76543210
CUSTOM PAT [7:0]
CUSTOM PAT [15:8]
TEST PAT BTEST PAT ACUSTOM PAT [17:16]
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-10 寄存器 0x14/15/16 字段说明
字段类型复位说明
7-0CUSTOM PAT [17:0]R/W00000000该寄存器有两个用途:
  • 它从 MSB 开始设置常量自定义模式
  • 它设置 RAMP 模式的增量步长。

00001:18 位 ADC 的 Ramp 模式
00100:16 位 ADC 的 Ramp 模式
10000:14 位 ADC 的 Ramp 模式
7-5TEST PAT BR/W000启用通道 B 的测试模式输出模式(注意:测试模式在位映射器之前设置,并且基于 ADC 的原始分辨率(从 MSB 开始)。它们以任一输出格式工作。
000:正常输出模式(测试模式输出已禁用)
010:Ramp 模式:需要使用自定义 PAT 寄存器设置适当的增量
011:使用寄存器 0x14/15/16 中的自定义 PAT [17:0] 的常量模式。
其他:未使用
4-2TEST PAT AR/W000启用通道 A 的测试图形输出模式(注意:测试模式在位映射器之前设置,并且基于 ADC 的原始分辨率(从 MSB 开始)。它们以任一输出格式工作。
000:正常输出模式(测试模式输出已禁用)
010:Ramp 模式:需要使用自定义 PAT 寄存器设置适当的增量
011:使用寄存器 0x14/15/16 中的自定义 PAT [17:0] 的常量模式。
其他:未使用
图 9-10 寄存器 0x19
76543210
FCLK SRC00FCLK DIV000TOG FCLK
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-11 寄存器 0x19 字段说明
字段类型复位说明
7FCLK SRCR/W0用户必须选择 FCLK 信号来自 ADC 还是来自 DDC 块。此处,实际抽取被视为与旁路模式相同
0:从 ADC 生成 FCLK。对于 DDC 旁路、实际抽取模式和 1/2 线复数抽取模式,FCLK SRC 设置为 0。
1:DDC 块生成 FCLK。在复数抽取模式下、仅需要为 2 线和 1 线输出接口模式设置该位,但不需要为 1/2 线模式设置该位。
6-50R/W0必须写入 0
4FCLK DIVR/W0仅在旁路/实际抽取模式下,对于 2 线输出模式,该位需要设置为 1。
0:除 2 线抽取旁路和实际抽取模式外的所有输出接口模式。
1:用于抽取旁路和实际抽取的 2 线输出接口模式。
3-10R/W0必须写入 0
0TOG FCLKR/W0此位适当地调整 FCLK 信号以适应 1/2 线模式,在该模式下,FCLK 会被拉伸以覆盖通道 A 和通道 B。此位仅需要在具有复数抽取模式的 1/2 线模式下设置。
0:所有其他模式。
1:用于 1/2 线复数抽取模式的 FCLK。
表 9-12 FCLK SRC 和 FCLK DIV 寄存器位配置位与串行接口间的配置
旁路/抽取串行接口FCLK SRCFCLK DIVTOG FCLK
抽取旁路/实际抽取2 线010
1 线000
1/2 线000
复数抽取2 线100
1 线100
1/2 线001
图 9-11 寄存器 0x1A
76543210
0LVDS ½ 摆幅000000
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-13 寄存器 0x1A 字段说明
字段类型复位说明
70R/W0必须写入 0
6LVDS ½ 摆幅R/W0此位将 LVDS 输出电流从 3.5mA 降低到 1.75mA,从而降低功耗。
5-00R/W0必须写入 0
图 9-12 寄存器 0x1B
76543210
MAPPER EN20B ENBIT MAPPER RES000
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-14 寄存器 0x1B 字段说明
字段类型复位说明
7MAPPER ENR/W0该位仅在旁路模式下启用更改输出分辨率(包括输出串行化因子)。20位分辨率输出不需要该位。
0:输出位映射器已禁用。
1:输出位映射器已启用。
620B ENR/W0该位启用 20 位输出分辨率,这对于非常高的抽取设置非常有用,因此量化噪声不会影响 ADC 性能。
0:20 位输出分辨率已禁用。
1:20 位输出分辨率已启用。
5-3BIT MAPPER RESR/W000使用位映射器设置输出分辨率。在旁路模式下运行时,需要启用 MAPPER EN 位 (D6)。
000:18 位
001:16 位
010:14 位
所有其他值、不适用
2-00R/W0必须写入 0
表 9-15 输出位映射器与工作模式的寄存器设置
旁路/抽取输出分辨率MAPPER EN (D7)BIT MAPPER RES (D5-D3)
抽取旁路分辨率更改1000:18 位
001:16 位
010:14 位
实际抽取分辨率更改(默认 18 位)0
复数抽取0
图 9-13 寄存器 0x1E
76543210
0000LVDS DATA DELLVDS DCLK DEL
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-16 寄存器 0x1E 字段说明
字段类型复位说明
7-40R/W0必须写入 0
3-2LVDS DATA DELR/W00这些位调节 SLVDS 输出数据的输出时序。
00:无延迟
01:数据提前 50 ps
10:数据延迟 50 ps
11:数据延迟 100 ps
1-0LVDS DCLK DELR/W00这些位会调整 SLVDS DCLK 输出的输出时序。
00:无延迟
01:DCLK提前 50 ps
10:DCLK 延迟 50 ps
11:DCLK 延迟 100 ps
图 9-14 寄存器 0x20/21/22
76543210
FCLK PAT [7:0]
FCLK PAT [15:8]
0SCR EN00FCLK PAT [19:16]
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-17 寄存器 0x20/21/22 字段说明
字段类型复位说明
7-0FCLK PAT [19:0]R/W0xFFC00这些位可以调整 FCLK 的占空比。在抽取旁路模式下,FCLK模式会针对不同的输出分辨率自动调整。表 9-18 展示了实际/复数抽取中 1 线和 1/2 线的正确 FCLK 模式值。
6SCR ENR/W0该位会启用输出数据加扰器。还需要设置数字旁路(0x24、D2)。
0:输出扰频已禁用
1:输出扰频已启用
表 9-18 基于接口的不同分辨率的 FCLK 模式
DECIMATION输出分辨率2-WIRE1-WIRE1/2-WIRE
REAL DECIMATION14 位使用默认值0xFE000使用默认值
16 位0xFF000
18 位0xFF800
20 位0xFFC00
COMPLEX DECIMATION14 位0xFFFFF0xFFFFF
16 位
18 位
20 位
图 9-15 寄存器 0x24
76543210
00CH AVG ENDDC 多路复用器DIG BYPDDC EN0
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-19 寄存器 0x24 字段说明
字段类型复位说明
7-60R/W0必须写入 0
5CH AVG ENR/W0对 ADC 通道 A 和通道 B 的输出求平均值。必须启用 DDC 多路复用并将其设置为 '11'。需要启用抽取滤波器,并将其设置为旁路(全速率输出)或抽取且 DIG BYP 设置为 1。
0:通道均值计算功能已禁用
1:对通道 A 和通道 B 的输出求平均值:(A+B)/2.
4-3DDC 多路复用器R/W0配置抽取滤波器前面的 DDC 多路复用。
00:ADC 通道 A 连接到 DDC A;ADC 通道 B 连接到 DDC B
01:ADC 通道 A 连接到 DDC A 和 DDC B。
10:ADC 通道 B 连接到 DDC A 和 DDC B。
11:提供给 DDC A 和 DDC B 的 ADC 平均模块的输出(请参阅 CH AVG EN)。
2DIG BYPR/W0需要设置该位以启用数字特性模块(包括抽取和扰码)。
0:数字功能块旁路——最低延迟
1:数据路径包括数字功能
1DDC ENR/W0为两个通道启用内部抽取滤波器
0:DDC 已禁用。
1:启用 DDC。
00R/W0必须写入 0
ADC3683-SEP ADC3683-EP 数字特性的寄存器控制图 9-16 数字特性的寄存器控制
图 9-17 寄存器 0x25
76543210
DDC MUX ENDECIMATIONREAL OUT00MIX PHASE
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-20 寄存器 0x25 字段说明
字段类型复位说明
7DDC MUX ENR/W0启用 ADC 与抽取滤波器之间的数字多路复用。此位是寄存器 0x24(D4,D3)中的 DDC 多路复用设置生效所必需的。
0:DDC 多路复用已禁用
1:DDC 多路复用已启用
6-4DECIMATIONR/W000复数抽取设置。这适用于两个通道。
000:旁路模式(无抽取)
001:抽取 2
010:抽取 4
011:/8 抽取

100:抽取 16
101:抽取 32
其他:未使用
3REAL OUTR/W0该位选择实际输出抽取。该模式适用于两个通道。在此模式下,抽取滤波器是低通滤波器,不会执行复杂混合来降低功耗。为了更大限度地节省功耗,在这种情况下的 NCO 应设置为 0。
0:复数抽取
1:实际抽取
2-10R/W0必须写入 0
0MIX PHASER/W0该位用于使 NCO 相位反相
0:NCO 相位按原样。
1:NCO 相位反相。
图 9-18 寄存器 0x26
76543210
MIX GAIN AMIX RES AFS /4 MIX AMIX GAIN BMIX RES BFS/4 MIX B
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-21 寄存器 0x26 字段说明
字段类型复位说明
7-6MIX GAIN AR/W00此位将 0、3 或 6-dB 的数字增益应用于数字混频器的输出,以补偿通道 A 的混频损耗。
00:未添加数字增益
01:3-dB 的数字增益已增加(应使用实际抽取启用)
10:6-dB 数字增益已增加(应使用复数抽取启用)
11:未使用
5MIX RES AR/W0切换该位会重置通道 A 的 NCO 相位并加载新的 NCO 频率。该位不会自复位。
4FS /4 MIX AR/W0为 DDC A 启用 FS/4混合(仅限复数抽取)。
0:FS/4 混合已禁用。
1:FS/4 混合已启用。
3-2MIX GAIN BR/W00该位向数字混频器的输出应用 0、3 或 6-dB 数字增益来补偿通道 B 的混合损耗
00:未添加数字增益
01:3-dB 的数字增益已增加(应使用实际抽取启用)
10:6-dB 数字增益已增加(应使用复数抽取启用)
11:未使用
1MIX RES BR/W0切换该位会复位通道 B 中的 NCO 相位,并加载新的 NCO 频率。该位不会自复位。
0FS/4 MIX BR/W0为 DDC B 启用 FS/4 混合(仅限复数抽取)。
0:FS/4 混合已禁用。
1:FS/4 混合已启用。
图 9-19 寄存器 0x27
76543210
000OP ORDER AQ-DEL AFS/4 MIX PH A00
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-22 寄存器 0x27 字段说明
字段类型复位说明
7-50R/W0必须写入 0
4OP ORDER AR/W0交换通道 A 的 I 和 Q 输出顺序。有关建议设置,请参阅 表 9-23。仅用于复数抽取。实际抽取设置为 0。
0:输出顺序为 I[n]、Q[n]
1:输出顺序已交换:Q[n]、i[n]
3Q-DEL AR/W0这会将通道 A 的 Q 样片输出延迟 1。有关推荐的布局,请参阅 表 9-23。仅用于复数抽取。实际抽取设置为 0。
0:输出顺序为 I[n]、Q[n]
1:Q 样片延迟 1 个样片:I[n]、Q[n+1]、I[n+1]、Q[n+2]
2FS/4 MIX PH AR/W0使用 FS/4 混频器时,将通道 A 的混频器相位反相。
0:混频器相位为非反相
1:混频器相位已反相
1-00R/W0必须写入 0
表 9-23 针对复数抽取的 OP-ORDER和 Q-DELAY 寄存器设置
SLVDS 接口OP-ORDERQ-DELAY
2 线10
1 线01
1/2 线11
图 9-20 寄存器 0x2A/B/C/D
76543210
NCO A [7:0]
NCO A [15:8]
NCO A [23:16]
NCO A [31:24]
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-24 寄存器 0x2A/2B/2C/2D 字段说明
字段类型复位说明
7-0NCO A [31:0]R/W0为抽取滤波器通道 A 设置 32 位 NCO 值。NCO 值为 fNCO× 232 / FS
在实际抽取模式下,这些寄存器会自动设置为 0。
图 9-21 寄存器 0x2E
76543210
000OP ORDER BQ-DEL BFS/4 MIX PH B00
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-25 寄存器 0x2E 字段说明
字段类型复位说明
7-50R/W0必须写入 0
4OP ORDER BR/W0交换通道 B 的 I 和 Q 输出顺序。有关建议设置,请参阅 表 9-23。仅用于复数抽取。实际抽取设置为 0。
0:输出顺序为 I[n]、Q[n]
1:输出顺序已交换:Q[n]、i[n]
3Q-DEL BR/W0这会将通道 B 的 Q 样片输出延迟 1。有关推荐的布局,请参阅 表 9-23。仅用于复数抽取。实际抽取设置为 0。
0:输出顺序为 I[n]、Q[n]
1:Q 样片延迟 1 个样片:I[n]、Q[n+1]、I[n+1]、Q[n+2]
2FS/4 MIX PH BR/W0使用 FS/4 混频器时,将通道 B 的混频器相位反相。
0:混频器相位为非反相
1:混频器相位已反相
1-00R/W0必须写入 0
图 9-22 寄存器 0x31/32/33/34
76543210
NCO B [7:0]
NCO B [15:8]
NCO B [23:16]
NCO B [31:24]
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-26 寄存器 0x31/32/33/34 字段说明
字段类型复位说明
7-0NCO B [31:0]R/W0为抽取滤波器通道 B 设置 32 位 NCO 值。NCO 值为 fNCO× 232 / FS
在实际抽取模式下,这些寄存器会自动设置为 0。
图 9-23 寄存器 0x39..0x60
76543210
OUTPUT BIT MAPPER CHA
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-27 寄存器 0x39..0x60 字段说明
字段类型复位说明
7-0OUTPUT BIT MAPPER CHAR/W0这些寄存器用于对输出数据总线进行重新排序。有关如何进行编程,请参阅 节 7.3.5.3
图 9-24 寄存器 0x61..0x88
76543210
OUTPUT BIT MAPPER CHB
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-28 寄存器 0x61..0x88 字段说明
字段类型复位说明
7-0OUTPUT BIT MAPPER CHBR/W0这些寄存器用于对输出数据总线进行重新排序。有关如何进行编程,请参阅 节 7.3.5.3
图 9-25 寄存器 0x8F
76543210
000000FORMAT A0
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-29 寄存器 0x8F 字段说明
字段类型复位说明
7-20R/W0必须写入 0
1FORMAT AR/W0该位设置通道 A 的输出数据格式。数字旁路寄存器位(0x24、D2)也需要启用。
0:二进制补码
1:偏移二进制
00R/W0必须写入 0
图 9-26 寄存器 0x92
76543210
000000FORMAT B0
R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0R/W-0
表 9-30 寄存器 0x92 字段说明
字段类型复位说明
7-20R/W0必须写入 0
1FORMAT BR/W0该位设置通道 B 的输出数据格式。数字旁路寄存器位(0x24、D2)也需要启用。
0:二进制补码
1:偏移二进制
00R/W0必须写入 0