12 修订历史记录
All Revision History Changes Intro HTMLNovember 30, 2024 to June 30, 2025 (from Revision* (November 2024)to RevisionA (June 2025))
- 将 AEC-Q100 从已计划更改为已通过认证Go
- 更新了 LC 型号信息,即它不支持 DSP、以太网和 LVDSGo
-
(特性):将 HWA 的版本从 2.0 更新为 2.1Go
- 将 ASIL-B 更新为合格Go
- 为器件型号添加了 RTM OPNGo
- 更新了 Cortex-M4 的说明Go
- 更新了功能方框图Go
- 针对 HWA 控制为 DSS_M4 添加了行Go
- 更新了表Go
-
(电源规格):添加了有关电源管理解决方案的建议Go
-
(多缓冲/标准串行外设接口 (MibSPI)):更新了表和图Go
-
(多缓冲/标准串行外设接口 (MibSPI)):更新了时钟占空比Go
-
(多缓冲/标准串行外设接口 (MibSPI)):更新了时钟占空比Go
- 更新了 TX 规格Go
-
(MII 发送开关特性):将 miin_txclk 到发送所选信号有效的延迟时间,即 [No. 1] 从 3ns 更新/更改为 0ns(最小值)Go
-
(以太网交换机 (RGMII/RMII/MII) 外设):更新了 MDIO 时钟占空比Go
-
(接收子系统:更新为 20MHzGo
-
(处理器子部分:图中添加了 M4 核心Go
-
(处理器子系统:对 L3 更新为 1.5/2.5/3MBGo
-
(监测和诊断机制):更新了该部分并添加了安全相关配套资料参考的注释Go
-
(监测和诊断机制):由于设计中不支持多项式,因此删除了 CRC-8 支持Go
-
(器件命名规则):将 XA 更改为 AWRGo