ZHCSV24A March 2024 – December 2025 LMK05318B-Q1
PRODUCTION DATA
LMK05318B-Q1 包含开环同步功能,可提供 1PPS PRIREF 输入时钟和 1PPS OUT7 输出时钟之间的相位确定性。此功能也称为伪零延迟模式(伪 ZDM)。当每个输出时钟边沿都对应一个输入时钟边沿时,可能会出现相位确定性。PRIREF-to-OUT7 SYNC 功能用于将 OUT7 输出时钟边沿与每个同步事件的 PRIREF 输入对齐。如果多个输出或 1PPS 以外的其他频率需要确定相位,请考虑使用 LMK5B33216 或 LMK5C33216A 进行设计。有关同步的更多详细信息,请参阅应用手册多时钟同步。
此功能使应用能够满足严格的时序要求,例如 ITU-T G8273.2。使用该功能将 OUT7 时钟与 1PPS 输入同步,并大幅减少 ± 1 个 VCO 周期内的输入到输出相位延迟。通过开环同步在 1PPS 输入和 1PPS 输出之间实现对齐和确定性的相位关系,如图 8-31 中所示。
当 DPLL 未被锁定且 DPLL 参考输入无效时,OUT7 时钟将保持在静音状态(无时钟)。当参考输入经过验证并被选择后,OUT7 通道分频器将使用 DPLL 参考输入时钟边沿进行复位或同步,从而在 PRIREF 和 OUT7 之间建立相位关系。当启用 PRIREF-to-OUT7 SYNC 功能时,OUT7 时钟不受全局输出 SYNC 事件 (R12[6]) 的影响,OUT[0:6] 不受 PRIREF-to-OUT7 SYNC 事件的影响。
要使用此功能,必须考虑以下因素。