ZHCSTT1E November   2023  – October 2025 LMK3H0102

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 I2C 接口规范
  7. 参数测量信息
    1. 6.1 输出格式配置
    2. 6.2 差分电压测量术语
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 器件块级描述
      2. 7.3.2 器件配置控制
      3. 7.3.3 OTP 模式
      4. 7.3.4 I2C 模式
    4. 7.4 器件功能模式
      1. 7.4.1 失效防护输入
      2. 7.4.2 分数输出分频器
        1. 7.4.2.1 FOD 模式运行
        2. 7.4.2.2 边缘组合器
        3. 7.4.2.3 数字状态机
        4. 7.4.2.4 展频时钟
        5. 7.4.2.5 整数边界杂散
      3. 7.4.3 输出行为
        1. 7.4.3.1 输出格式选择
          1. 7.4.3.1.1 输出格式类型
            1. 7.4.3.1.1.1 LP-HCSL 端接
        2. 7.4.3.2 输出压摆率控制
        3. 7.4.3.3 REF_CTRL 运行
      4. 7.4.4 输出使能
        1. 7.4.4.1 输出使能控制
        2. 7.4.4.2 输出使能极性
        3. 7.4.4.3 独立输出使能
        4. 7.4.4.4 输出禁用行为
      5. 7.4.5 器件默认设置
    5. 7.5 编程
      1. 7.5.1 I2C 串行接口
      2. 7.5.2 一次性编程序列
  9. 器件寄存器
    1. 8.1 寄存器映射
      1. 8.1.1  R0 寄存器(地址 = 0x0)[复位 = 0x0861/0x0863]
      2. 8.1.2  R1 寄存器(地址 = 0x1)[复位 = 0x5599]
      3. 8.1.3  R2 寄存器(地址 = 0x2)[复位 = 0xC28F]
      4. 8.1.4  R3 寄存器(地址 = 0x3)[复位 = 0x1801]
      5. 8.1.5  R4 寄存器(地址 = 0x4)[复位 = 0x0000]
      6. 8.1.6  R5 寄存器(地址 = 0x5)[复位 = 0x0000]
      7. 8.1.7  R6 寄存器(地址 = 0x6)[复位 = 0x0AA0]
      8. 8.1.8  R7 寄存器(地址 = 0x7)[复位 = 0x6503]
      9. 8.1.9  R8 寄存器(地址 = 0x8)[复位 = 0xC28F]
      10. 8.1.10 R9 寄存器(地址 = 0x9)[复位 = 0x3166]
      11. 8.1.11 R10 寄存器(地址 = 0xA)[复位 = 0x0010]
      12. 8.1.12 R11 寄存器(地址 = 0xB)[复位 = 0x0000]
      13. 8.1.13 R12 寄存器(地址 = 0xC)[复位 = 0xE800]
      14. 8.1.14 R146 寄存器(地址 = 0x92)[复位 = 0x0000]
      15. 8.1.15 R147 寄存器(地址 = 0x93)[复位 = 0x0000]
      16. 8.1.16 R148 寄存器(地址 = 0x94)[复位 = 0x0000]
      17. 8.1.17 R238 寄存器(地址 = 0xEE)[复位 = 0x0000]
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 应用方框图示例
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
      4. 9.2.4 示例:更改输出频率
      5. 9.2.5 串扰
      6. 9.2.6 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 上电时序
      2. 9.3.2 去耦电源输入
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

概述

LMK3H0102 是一款双通道时钟发生器,主要用于 PCIe 第 1 代到第 7 代时钟生成,具有或不具有展频时钟 (SSC)。该器件具有集成体声波 (BAW) 谐振器,不需要任何外部晶体或时钟基准。该器件具有四个可选的存储器页面,称为 OTP 页面。存储器中这些页面的集合称为 EFUSE。

默认输出配置是两个 100MHz 时钟,每个时钟具有 100Ω LP-HCSL 输出格式,两者在启动时均处于禁用状态。LMK3H0102 支持 100Ω LP-HCSL、85Ω LP-HCSL、LVDS 和 1.8V、2.5V 或 3.3V LVCMOS 输出格式,以及高达 200MHz(对于单端输出)和 400MHz(对于差分输出)的可编程输出频率。LMK3H0102V33 是电源电压为 3.3V 时默认配置的器件型号。LMK3H0102LMK3H0102V18 是电源电压为 1.8V 时默认配置的器件型号。其他配置器件型号是 LMK3H0102Axxx,其中 xxx 表示配置编号。LMK3H0102 配置指南详细介绍了每种 LMK3H0102Axxx OTP 配置的关键器件设置和默认寄存器设置。

LMK3H0102 支持两种由 REF_CTRL 引脚在上电时确定的功能模式:一次性编程 (OTP) 模式或 I2C 模式。

  1. 在 OTP 模式下,四个 OTP 页面之一由引脚 OTP_SEL0 和 OTP_SEL1 进行选择。所有 OTP 页面的默认输出频率为 100MHz。
  2. 在 I2C 模式下,可以通过修改有效寄存器来配置 LMK3H0102。如果需要默认操作以外的配置,则必须在每次启动时对寄存器进行写入。
有关器件引脚的详细说明,请参阅引脚配置和功能

LMK3H0102 具有灵活的 SSC 配置,包括:

  1. 在两个输出上均禁用 SSC
  2. 在两个输出上均启用 SSC
  3. 在单个输出上启用 SSC
SSC 规格和抖动性能完全符合 PCIe 第 1 代到第 7 代标准。有关 SSC 和抖动性能详细信息,请参阅展频时钟