ZHCSLT9C March 2022 – February 2025 LMK5B33216
PRODUCTION DATA
每个 APLL 都有一个 5 位 XO 基准 (R) 分频器,可用于满足最大 APLL PFD 频率规格要求。分频器还可用于确认 APLL 分数 N 分频比 (NUM/DEN) 介于 0.125 至 0.875 之间(避免使用 0.5),建议如此以支持 DPLL 频率调谐范围。否则,可以旁路掉 R 分频器(1 分频)。
例如,如果 XO 频率为 48MHz,VCBO 频率为 2500MHz,且 XO 倍频器被旁路掉,则 R 分频器可设置为 2 以实现 0.16667 的分数 N 分频比。否则,如果 R 分频器设置为 1 且 XO 倍频器被旁路掉,则该比率为 0.0833333,这会限制 DPLL 频率范围。