ZHCSJ67B December 2018 – January 2025 DP83825I
PRODUCTION DATA
采用 RMII 规范(版本号:1.2)中规定的简化媒体独立接口 (RMII)。该接口旨在为第 22 条中指定的 IEEE 802.3 MII 提供一种引脚数更少的替代方案。从架构上讲,RMII 规范在 MII 的任一侧提供了一个额外的调节层,但在没有 MII 的情况下可实现。能够提供两种 RMII 操作:RMII 从器件和 RMII 主器件。RMII 主模式下,通过连接 XI 引脚的 25MHz CMOS 级振荡器或连接 XI 与 XO 引脚的 25MHz 晶体为 供电。50MHz 输出时钟以 为基准,可连接到 MAC。RMII 从机模式下, 由连接 XI 引脚的 50MHz CMOS 级振荡器供电,并且与 MAC 共用同一时钟。或者,在 RMII 从模式下,PHY 可通过主机 MAC 提供的 50MHz 时钟运行。
RMII 规范具有以下特性:
该模式下,发送与接收路径均采用 50MHz 内部基准时钟,每个时钟周期可传输两比特数据。
RMII 信号概述如 表 6-1 所示:
| 功能 | 引脚 |
|---|---|
| 接收数据线 | TX_D[1:0] |
| 发送数据线 | RX_D[1:0] |
| 接收控制信号 | TX_EN |
| 发送控制信号 | CRS_DV |
图 6-2 RMII 从信令
图 6-3 RMII 主信令TX_D[1:0] 上的数据以 XI 引脚上的时钟边沿为基准锁存在 PHY 上。对于 RX_D[1:0] 上的数据,以 XI 引脚上的时钟边沿为基准,锁存在 MAC 上。
此外,CRX_DV 可被配置为 RX_DV 信号。这样,就能够通过一种更简单的方法恢复接收数据,不需要将 RX_DV 与 CRS_DV 指示分开。