ZHCSID6B June 2018 – December 2025 LMK05318
PRODUCTION DATA
基准输入(PRIREF 和 SECREF)可以接受差分或单端时钟。每个输入都具有可编程的输入类型、端接和直流耦合输入偏置配置,如图 7-7 所示。每个输入缓冲器会驱动 DPLL 块的基准输入多路复用器。DPLL 输入多路复用器可以从任何基准输入中进行选择。DPLL 可以在不同频率的输入之间切换,前提是这些输入可以通过 DPLL R 分频器分频为一个公共频率。基准输入路径还会驱动各种检测器块以进行基准输入监控和验证。
图 7-7 基准输入缓冲器表 7-2 列出了常见时钟接口类型的基准输入缓冲器配置。
| REFx_TYPE | 输入类型 | 内部开关设置 | ||
|---|---|---|---|---|
| 内部端接 (S1、S2)(1) | 内部辅助电源 (S3)(2) | LVCMOS 压摆率检测 (S4)(3) | ||
| 0x0 | LVDS、CML、LVPECL (直流耦合) | 关闭 | 关闭 | 关闭 |
| 0x1 | LVDS、CML、LVPECL (交流耦合) | 关闭 | 导通 (1.3V) | 关闭 |
| 0x3 | LVDS、CML、LVPECL (交流耦合、内部 100Ω) | 100Ω | ON (1.3V) | 关闭 |
| 0x4 | HCSL (直流耦合、内部 50Ω) | 50Ω | 关闭 | 关闭 |
| 0x8 | LVCMOS (直流耦合) | 关闭 | 关闭 | ON |
0xC | 单端 (直流耦合、内部 50Ω) | 50Ω | 关闭 | ON |