ZHCAFD4 June   2025 LM339 , LM393 , LMH7322 , TL331 , TLV1812 , TLV1871 , TLV1872 , TLV3601 , TLV3604

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2输出类型
    1. 2.1 集电极开路或漏极开路
      1. 2.1.1 可选集电极开路或发射极开路输出
    2. 2.2 推挽
      1. 2.2.1 具有独立电源的推挽式输出
    3. 2.3 差分
      1. 2.3.1 差分推挽式
      2. 2.3.2 ECL、RSECL、PECL、RSPECL 和 LVPECL
      3. 2.3.3 低电压差分信号
      4. 2.3.4 电流模式逻辑
  6. 3总结
  7. 4参考资料

低电压差分信号

低压差分信号 (LVDS) 输出级在输出之间使用开关 ±4mA 电流,并消除基于 ECL 的输出所需的负电源和两个下拉电阻器。LVDS 进一步将输出摆幅降低至 ±400mV,以 +1.2V 为中心。

 LVDS 输出图 2-12 LVDS 输出

只需在接收器的输出之间连接一个 100Ω 端接电阻器,即可轻松实现 LVDS 端接。100Ω 电阻器与 ±4mA 差分电流相结合,在接收器上产生 ±400mV 差分信号。

 LVDS 端接图 2-13 LVDS 端接

LVDS 也称为 TIA/EIA-644,也是许多流行的互连协议(如 Display Port、FPD-Link、Channel Link、Firewire 和 Serial ATA)的基础。许多处理器和 ASIC 具备带内部端接电阻器的本机 LVDS 输入。

支持 LVDS 标准的器件示例有 LMH7220TLV3604/5/7TLV3801/2TLV3811/11C

表 2-7 LVDS 输出的优缺点
优点 缺点
  • 即使较低的输出摆幅也会提升速度
  • 低至 +1.8 V 单电源运行
  • 更低功耗 (50-100mW)
  • 单个 100Ω 端接电阻器。
  • 直接与匹配的阻抗线路接合
  • 高共模抑制
  • 平衡线路可降低辐射 EMI
  • ASIC 和处理器输入的通用标准
  • 能够进行多点分配
  • TIA 标准 TIA-644
  • 高达 3Gbit/s 的最大位速率