ZHCABI1B February   2022  – January 2024 AM2434 , AM6411 , AM6412 , AM6421 , AM6441 , AM6442

 

  1.   摘要
  2.   2
  3.   商标
  4. 1简介
  5. 2处理器内核基准测试
    1. 2.1 Dhrystone
    2. 2.2 三角函数
  6. 3计算和存储系统基准测试
    1. 3.1 存储器带宽和延迟
      1. 3.1.1 LMBench
      2. 3.1.2 STREAM
      3. 3.1.3 Cortex-R5 存储器存取延迟
    2. 3.2 CoreMark®-Pro
    3. 3.3 快速傅里叶变换
    4. 3.4 加密基准测试
  7. 4应用基准测试
    1. 4.1 机器学习推理
    2. 4.2 场定向控制 (FOC) 环路
    3. 4.3 使用 BCDMA 时的 PCIE 到 DDR 性能
      1. 4.3.1 测试设置
      2. 4.3.2 结果和观察
    4. 4.4 使用 BCDMA 时的 DDR 到 DDR 性能
      1. 4.4.1 测试设置
      2. 4.4.2 结果和观察
  8. 5参考文献
  9. 6修订历史记录

使用 BCDMA 时的 DDR 到 DDR 性能

AM64x MCU+ SDK 包含基于 UDMA 的示例。

在这里,我们使用这些函数来测量使用 BCDMA 和多个并行通道时 DDR 到 DDR 的传输性能(就带宽而言)。

硬件详细信息:

软件详细信息:

  • 用于此基准测试的测试代码可在 GitHub 链接(轮询中断)上获得,该代码以 MCU+ SDK 8.6 为基准。
注: 默认情况下,在 MCU+ SDK 中,最多可以将 4 个 UDMA 通道分配给 R5F_0_0 内核。

若要测试比默认配置更多的通道:

  • 使用资源管理 (RM) 工具管理内核的 UDMA 通道分配。
  • 使用所导入的 CCS 工程中的“example.syscfg”文件添加 UDMA 通道数