ZHCSLG3D June   2020  – October 2025 TPS7B86-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 使能 (EN)
      2. 6.3.2 电源正常 (PG)
      3. 6.3.3 可调节电源正常延迟计时器 (DELAY)
      4. 6.3.4 欠压锁定
      5. 6.3.5 热关断
      6. 6.3.6 电流限值
    4. 6.4 器件功能模式
      1. 6.4.1 器件功能模式比较
      2. 6.4.2 正常运行
      3. 6.4.3 压降运行
      4. 6.4.4 禁用
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 输入和输出电容器选择
      2. 7.1.2 可调器件反馈电阻器选择
      3. 7.1.3 前馈电容
      4. 7.1.4 压降电压
      5. 7.1.5 反向电流
      6. 7.1.6 功率耗散 (PD)
        1. 7.1.6.1 热性能与铜面积
        2. 7.1.6.2 功率耗散与环境温度之间的关系
      7. 7.1.7 估算结温
      8. 7.1.8 电源正常
        1. 7.1.8.1 设置可调电源正常延迟
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 输入电容器
        2. 7.2.2.2 输出电容器
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
        1. 7.4.1.1 封装
        2. 7.4.1.2 对于改进 PSRR 和噪声性能的电路板布局布线建议
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 器件命名规则
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
    1. 10.1 机械数据

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

热性能与铜面积

最常用的热阻参数 (RθJA) 在很大程度上取决于特定 PCB 设计中内置的散热能力,因此会因铜总面积、铜重量和平面位置而异。热性能信息 表中记录的 RθJA 由 JEDEC 标准(请参阅 图 7-1)、PCB 和铜扩散面积决定,仅用作封装热性能的相对测量。对于精心设计的热布局,RθJA 实际上是封装结至外壳(底部)热阻 (RθJCbot) 与 PCB 铜产生的热阻的总和。

TPS7B86-Q1 JEDEC 标准 2s2p PCB图 7-1 JEDEC 标准 2s2p PCB

图 7-2图 7-5 展示了 RθJA 和 ψJB 的功能与铜面积和厚度的关系。这些图是使用 101.6mm × 101.6mm × 1.6mm 两层和四层 PCB 生成。对于 4 层板,内部平面使用 1oz 厚度的覆铜。外层均使用 1oz 和 2oz 铜厚度进行模拟。一个 2 × 3(DDA 封装)或一个 3 × 4(KVU 封装)阵列的热通孔具有 300µm 钻孔直径和 25µm 镀铜,位于器件散热焊盘下方。散热通孔连接顶层和底层,如果是 4 层板,则连接第一个内部 GND 平面。每一层都有一个面积相等的铜平面。

TPS7B86-Q1 RθJA 与铜面积间的关系(DDA 封装)图 7-2 RθJA 与铜面积间的关系(DDA 封装)
TPS7B86-Q1 RθJA 与铜面积间的关系(KVU 封装)图 7-4 RθJA 与铜面积间的关系(KVU 封装)
TPS7B86-Q1 ψJB 与铜面积(DDA 封装)图 7-3 ψJB 与铜面积(DDA 封装)
TPS7B86-Q1 ψJB 与铜面积(KVU 封装)图 7-5 ψJB 与铜面积(KVU 封装)