ZHCSNY3Q September   2002  – June 2025 TPS796

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 有源放电(新芯片)
      2. 6.3.2 关断
      3. 6.3.3 启动
      4. 6.3.4 欠压锁定 (UVLO)
      5. 6.3.5 稳压器保护
        1. 6.3.5.1 电流限制
        2. 6.3.5.2 热关断
    4. 6.4 器件功能模式
      1. 6.4.1 正常运行
      2. 6.4.2 压降运行
      3. 6.4.3 禁用
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 建议的电容器类型
      2. 7.1.2 输入和输出电容器要求
      3. 7.1.3 前馈电容器 (CFF)
      4. 7.1.4 可调配置
      5. 7.1.5 负载瞬态响应
      6. 7.1.6 压降电压
        1. 7.1.6.1 退出压降
      7. 7.1.7 降噪引脚(旧芯片)
      8. 7.1.8 功率耗散 (PD)
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
      4. 7.2.4 最佳设计实践
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
        1. 7.4.1.1 对于改进 PSRR 和噪声性能的电路板布局布线建议
        2. 7.4.1.2 稳压器安装
        3. 7.4.1.3 估算结温
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
        1. 8.1.1.1 评估模块
        2. 8.1.1.2 Spice 模型
      2. 8.1.2 器件命名规则
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

典型特性

在 VEN = VIN、VIN = VOUT (nom)+ 1V、I OUT = 1mA、COUT = 10µF、CNR = 0.01µF、C IN = 2.2µF 和 TJ = 25°C 条件下(除非另有说明)

TPS796 TPS79630 输出电压与输出电流间的关系
旧芯片
图 5-1 TPS79630 输出电压与输出电流间的关系
TPS796 TPS79628 输出电压与结温间的关系
旧芯片
图 5-3 TPS79628 输出电压与结温间的关系
TPS796 TPS79628 接地电流与结温间的关系
旧芯片
图 5-5 TPS79628 接地电流与结温间的关系
TPS796 TPS79630 输出频谱噪声密度与频率间的关系
旧芯片
图 5-7 TPS79630 输出频谱噪声密度与频率间的关系
TPS796 TPS79630 输出频谱噪声密度与频率间的关系
旧芯片
图 5-9 TPS79630 输出频谱噪声密度与频率间的关系
TPS796 TPS79633 输出频谱噪声密度与频率间的关系
COUT = 10uF(新芯片)
图 5-11 TPS79633 输出频谱噪声密度与频率间的关系
TPS796 TPS79628 压降电压与结温间的关系
旧芯片
图 5-13 TPS79628 压降电压与结温间的关系
TPS796 TPS79630 波纹抑制与频率
旧芯片
图 5-15 TPS79630 波纹抑制与频率
TPS796 TPS79630 波纹抑制与频率
旧芯片
图 5-17 TPS79630 波纹抑制与频率
TPS796 TPS79633 波纹抑制与频率
COUT = 1uF(新芯片)
图 5-19 TPS79633 波纹抑制与频率
TPS796 启动时间
新芯片
图 5-21 启动时间
TPS796 TPS79630 线路瞬态响应
旧芯片
图 5-23 TPS79630 线路瞬态响应
TPS796 TPS79628 负载瞬态响应
旧芯片
图 5-25 TPS79628 负载瞬态响应
TPS796 TPS79625 上电和断电
旧芯片
图 5-27 TPS79625 上电和断电
TPS796 TPS79630 压降电压与输出电流间的关系
旧芯片
图 5-29 TPS79630 压降电压与输出电流间的关系
TPS796 TPS79630 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
旧芯片
图 5-31 TPS79630 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
TPS796 TPS79630 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
旧芯片
图 5-33 TPS79630 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
TPS796 TPS79633 输出电压与输出电流间的关系
新芯片
图 5-2 TPS79633 输出电压与输出电流间的关系
TPS796 TPS79633 输出电压与结温间的关系
新芯片
图 5-4 TPS79633 输出电压与结温间的关系
TPS796 TPS79633 接地电流与结温间的关系
新芯片
图 5-6 TPS79633 接地电流与结温间的关系
TPS796 TPS79633 输出频谱噪声密度与频率间的关系
COUT = 2.2uF(新芯片)
图 5-8 TPS79633 输出频谱噪声密度与频率间的关系
TPS796 TPS79630 输出频谱噪声密度与频率间的关系
旧芯片
图 5-10 TPS79630 输出频谱噪声密度与频率间的关系
TPS796 TPS79630 均方根输出噪声与旁路电容间的关系
旧芯片
图 5-12 TPS79630 均方根输出噪声与旁路电容间的关系
TPS796 TPS79633 压降电压与结温间的关系
新芯片
图 5-14 TPS79633 压降电压与结温间的关系
TPS796 TPS79630 波纹抑制与频率
旧芯片
图 5-16 TPS79630 波纹抑制与频率
TPS796 TPS79633 波纹抑制与频率
新芯片
图 5-18 TPS79633 波纹抑制与频率
TPS796 启动时间
旧芯片
图 5-20 启动时间
TPS796 TPS79618 线路瞬态响应
旧芯片
图 5-22 TPS79618 线路瞬态响应
TPS796 TPS79633 线路瞬态响应
新芯片
图 5-24 TPS79633 线路瞬态响应
TPS796 TPS79633 负载瞬态响应
新芯片
图 5-26 TPS79633 负载瞬态响应
TPS796 TPS79633 上电和断电
新芯片
图 5-28 TPS79633 上电和断电
TPS796 TPS79633 压降电压与输出电流间的关系
新芯片
图 5-30 TPS79633 压降电压与输出电流间的关系
TPS796 TPS79630 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系
旧芯片
图 5-32 TPS79630 典型稳定性区域等效串联电阻 (ESR) 与输出电流间的关系