ZHCSO91A october   2022  – june 2023 TPS3435-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 器件比较
  7. 引脚配置和功能
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 等级
    3. 7.3 建议运行条件
    4. 7.4 热性能信息
    5. 7.5 电气特性
    6. 7.6 时序要求
    7. 7.7 开关特性
    8. 7.8 时序图
    9. 7.9 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 超时看门狗计时器
        1. 8.3.1.1 tWD 计时器
        2. 8.3.1.2 看门狗启用/禁用操作
        3. 8.3.1.3 tSD 看门狗启动延迟
        4. 8.3.1.4 SET 引脚行为
      2. 8.3.2 手动复位
      3. 8.3.3 WDO 输出
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
      1. 9.1.1 输出置位延迟
        1. 9.1.1.1 出厂编程的输出置位延迟时序
        2. 9.1.1.2 可调电容器时序
      2. 9.1.2 看门狗计时器功能
        1. 9.1.2.1 出厂编程的时序选项
        2. 9.1.2.2 可调电容器时序
    2. 9.2 典型应用
      1. 9.2.1 设计 1:监控标准微控制器是否超时
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
          1. 9.2.1.2.1 设置看门狗超时周期
          2. 9.2.1.2.2 设置输出置位延迟
          3. 9.2.1.2.3 设置启动延迟
          4. 9.2.1.2.4 计算 WDO 上拉电阻
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息
计算 WDO 上拉电阻

TPS3435-Q1 使用开漏配置来实现 WDO 输出,如图 9-2 所示。当 FET 关断时,电阻器会将晶体管的漏极拉至 VDD,当 FET 导通时,FET 会将输出端拉至接地端,从而形成有效的电阻分压器。选择该分压器中的电阻器时必须能够确保 VOL 低于其最大值。为了选择合适的上拉电阻器,需要牢记三个关键规格:上拉电压 (VPU)、建议的最大 WDO 引脚电流 (ISINK) 和 VOL。最大 VOL 为 0.3V,这意味着形成的有效电阻分压器必须能够使复位引脚上的电压低于 0.3V,并使 ISINK 在 VDD ≥ 3V 时保持在 2mA 以下,而在 VDD = 1.5V 时保持在 500μA 以下。对于此示例,当 VPU = VDD = 1.5V 时,选择的电阻器必须能够将 ISink 保持在 500μA 以下,因为这个值是允许的最大消耗电流。为确保满足这一规格,此处选择了一个 10kΩ 的上拉电阻值,当 WDO 置位时,该电阻器的最大灌电流为 150μA。

GUID-20221208-SS0I-MHXH-MVK2-8KHJ8NCGS65Z-low.svg图 9-2 开漏 WDO 配置