ZHCS230B August 2014 – February 2024 THS4541
PRODUCTION DATA
THS4541 将内核差分 I/O、高增益模块与输出共模检测相结合,该检测与基准电压进行比较,然后反馈到主放大器模块以控制该基准的平均输出。差分 I/O 模块是典型的高开环增益级,主极点约为 900Hz。该电压反馈结构在 850MHz(增益带宽积)处投射一个单极点、单位增益 Aol。高速差分输出包括一个内部平均电阻器网络,用于检测输出共模电压。该电压由一个单独的 Vcm 误差放大器与 Vocm 引脚上的电压进行比较。如果悬空,则该基准电压为使用两个 100kΩ 电阻器的器件总电源电压的一半。该 Vcm 误差放大器将校正信号传输到主放大器,以强制输出平均电压符合 Vocm 引脚上的目标电压。该误差放大器的带宽与主差分 I/O 放大器的带宽大致相同。
差分输出是集电极输出,用于获取轨至轨输出摆幅。这些输出是阻抗相对较高的开环源;不过,通过使环路闭合,可以为负载驱动提供非常低的输出阻抗。该低功率器件不提供输出电流限制或热关断功能。差分输入是 PNP 输入,用于提供负电源轨输入范围。
要运行采用 RGT 封装的 THS4541,请在 FB– 引脚和 IN+ 引脚之间连接一个外部电阻器,并将 FB+ 引脚连接到 IN– 引脚。对于 RUN 封装,通过一个 Rf 将 OUT– 引脚连接到 IN+ 引脚,并通过一个具有相同值的 Rf 将 OUT+ 引脚连接到 IN– 引脚。通过附加电阻器将输入引入到 IN+ 和 IN- 引脚。差分 I/O 运算放大器的工作原理类似于反相运算放大器结构,其中源必须驱动输入电阻器,增益是反馈与输入电阻器之比。