ZHCS230B August   2014  – February 2024 THS4541

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议的操作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性:(Vs+) – Vs– = 5V
    6. 6.6 电气特性:(Vs+) – Vs– = 3V
    7. 6.7 典型特性:5V 单电源
    8. 6.8 典型特性:3V 单电源
    9. 6.9 典型特性:3V 至 5V 电源电压范围
  8. 参数测量信息
    1. 7.1 示例特性表征电路
    2. 7.2 频率响应波形因素
    3. 7.3 I/O 余量注意事项
    4. 7.4 输出直流误差和漂移计算以及电阻器不平衡的影响
    5. 7.5 噪声分析
    6. 7.6 影响谐波失真的因素
    7. 7.7 驱动电容性负载
    8. 7.8 热分析
  9. 详细说明
    1. 8.1 概述
      1. 8.1.1 术语和应用假设
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 差分 I/O
      2. 8.3.2 断电控制引脚 (PD)
        1. 8.3.2.1 运行电源关断功能
      3. 8.3.3 输入过驱运行
    4. 8.4 器件功能模式
      1. 8.4.1 从单端电源至差分输出的运行
        1. 8.4.1.1 单端输入至差分输出转换的交流耦合信号路径注意事项
        2. 8.4.1.2 单端至差分转换的直流耦合输入信号路径注意事项
        3. 8.4.1.3 FDA 单端转差分配置的电阻器设计公式
        4. 8.4.1.4 单端转差分 FDA 配置的输入阻抗
      2. 8.4.2 差分输入至差分输出运行
        1. 8.4.2.1 交流耦合、差分输入至差分输出设计问题
        2. 8.4.2.2 直流耦合、差分输入至差分输出设计问题
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计衰减器
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
        3. 9.2.1.3 应用曲线
      2. 9.2.2 连接到高性能 ADC
        1. 9.2.2.1 设计要求
        2. 9.2.2.2 详细设计过程
        3. 9.2.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 开发支持
        1. 10.1.1.1 TINA 仿真模型特性
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

与所有高速器件类似,可以通过精心设计电路板布局布线来实现出色的系统性能。THS4541 评估模块 (EVM) 提供了一个很好的高频布局技术示例作为参考。该 EVM 包含许多用于表征用途的额外元件和功能。一般高速信号路径布局建议包括:

  • 连续接地平面更适合用于具有匹配阻抗引线的信号路由,以实现更长的运行时间;不过,应在电容敏感输入和输出器件引脚周围打开接地平面和电源平面。将信号发送到电阻器后,寄生电容会更多地导致带宽限制问题,而不是稳定性问题。
  • 在器件电源引脚的接地平面上使用完好的高频去耦电容器 (0.1µF)。需要容值更大的电容 (2.2µF),但可以将其放置在离器件电源引脚更远的位置并在器件之间共享。为获得良好的高频去耦效果,请考虑使用 X2Y 电源去耦电容器,以提供比标准电容器高得多的自谐振频率。
  • 在任何可感知距离上使用差分信号路由时,请使用具有匹配阻抗引线的微带布局技术。
  • 速度更高的 FDA(例如 THS4541)在较大的 16 引脚 VQFN (RGT) 封装的输入反馈侧包含一个输出引脚副本。该副本旨在允许在封装输入侧几乎没有布线长度的情况下连接外部反馈电阻器。在该关键反馈路径上使用此布局方法,无需额外的布线长度。较小的 10 引脚 WQFN (RUN) 封装将输出和所需输入排列在封装的同一侧,其中反馈 (Rf) 电阻器紧邻封装放置,具有超小的布线长度。
  • 输入求和点对寄生电容非常敏感。以极小的到电阻器器件引脚侧的布线长度将任何 Rg 元件连接到求和点。如果需要连接到源或接地端,则 Rg 元件的另一侧可能具有更大的布线长度。