ZHCS230B August   2014  – February 2024 THS4541

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议的操作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性:(Vs+) – Vs– = 5V
    6. 6.6 电气特性:(Vs+) – Vs– = 3V
    7. 6.7 典型特性:5V 单电源
    8. 6.8 典型特性:3V 单电源
    9. 6.9 典型特性:3V 至 5V 电源电压范围
  8. 参数测量信息
    1. 7.1 示例特性表征电路
    2. 7.2 频率响应波形因素
    3. 7.3 I/O 余量注意事项
    4. 7.4 输出直流误差和漂移计算以及电阻器不平衡的影响
    5. 7.5 噪声分析
    6. 7.6 影响谐波失真的因素
    7. 7.7 驱动电容性负载
    8. 7.8 热分析
  9. 详细说明
    1. 8.1 概述
      1. 8.1.1 术语和应用假设
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 差分 I/O
      2. 8.3.2 断电控制引脚 (PD)
        1. 8.3.2.1 运行电源关断功能
      3. 8.3.3 输入过驱运行
    4. 8.4 器件功能模式
      1. 8.4.1 从单端电源至差分输出的运行
        1. 8.4.1.1 单端输入至差分输出转换的交流耦合信号路径注意事项
        2. 8.4.1.2 单端至差分转换的直流耦合输入信号路径注意事项
        3. 8.4.1.3 FDA 单端转差分配置的电阻器设计公式
        4. 8.4.1.4 单端转差分 FDA 配置的输入阻抗
      2. 8.4.2 差分输入至差分输出运行
        1. 8.4.2.1 交流耦合、差分输入至差分输出设计问题
        2. 8.4.2.2 直流耦合、差分输入至差分输出设计问题
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计衰减器
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
        3. 9.2.1.3 应用曲线
      2. 9.2.2 连接到高性能 ADC
        1. 9.2.2.1 设计要求
        2. 9.2.2.2 详细设计过程
        3. 9.2.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 开发支持
        1. 10.1.1.1 TINA 仿真模型特性
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

详细设计过程

THS4541 提供了一个非常灵活的元件,用于将各种源连接到各种 ADC。由于所有精密和高速 ADC 都需要在共模电压上提供差分输入,因此该设计是 THS4541 的主要应用。

THS4541 提供了一个简单的接口来连接到各种精密 SAR、ΔΣ 或更高速流水线 ADC。为了在输出引脚上提供异常失真,THS4541 提供的带宽比 ADC 输入信号路径中通常所需的带宽要宽得多。例如,增益为 2 的单端至差分设计示例可提供大约 500MHz 的小信号带宽。即使源信号受到奈奎斯特带宽的限制,如果宽带噪声在放大器和 ADC 之间没有带宽限制,那么这个宽带宽也可能集成足够大的 THS4541 噪声来降低通过 ADC 的 SNR。

图 9-4 显示了一个示例直流耦合、增益为 2 的接口,它在 JESD 数字输出接口 ADC34J22(一个 50MSPS、四通道、12 位 ADC)的演示板上实现了一个受控的级间带宽滤波器。该电路板使用称为 DEV-ADC34J22 ADC HSMC 模块,dallaslogic.com 中提供完整的相关文档。

该设计专用于直流耦合 50Ω 输入匹配,从 499Ω 反馈电阻器开始,为 THS4541 输出引脚提供 2.35V/V 的增益。三阶级间低通滤波器为 ADC 提供具有 0.85V/V 插入损耗的 20MHz 贝塞尔响应,从板边缘到 ADC 输入端提供 2V/V 的净增益。尽管 THS4541 可以吸收过驱,但还是使用 BAV99 低电容器件添加了一个外部保护元件,如图 9-4 所示。对于直流耦合测试,引脚 1 和 2 被跨接在一起。当源是交流耦合的 50Ω 源时,引脚 2 和 3 通过跨接保持差分平衡。FFT 测试通常在电路板中使用带通滤波器并使用交流耦合源。图 9-5 显示了一个典型的 5MHz、满量程、单频 FFT,其中在引脚 2 和 3 之间连接了跳线。所报告 70.09dBF 的 SNR 只比所测试 70.42dBF 的仅 ADC 性能略有降低,显示了级间噪声带宽限制滤波器的值。THS4541 较低的谐波失真也反映在非常低的 SFDR 和 THD 中,如图 9-5 所示。该 96dB SFDR 和 92.83dB THD 与仅 ADC 测试结果相当。