ZHCSOO3B June   2025  – July 2025 TCAN1162-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 ESD 等级 IEC 规格
    4. 5.4 建议工作条件
    5. 5.5 热性能信息
    6. 5.6 电源特性
    7. 5.7 电气特性
    8. 5.8 开关特性
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  VSUP 引脚
      2. 7.3.2  VFLT 引脚
      3. 7.3.3  数字输入与输出
      4. 7.3.4  数字控制与计时
      5. 7.3.5  VIO 引脚
      6. 7.3.6  GND
      7. 7.3.7  INH 引脚
      8. 7.3.8  WAKE 引脚
      9. 7.3.9  CAN 总线引脚
      10. 7.3.10 局部故障
        1. 7.3.10.1 TXD 显性超时 (TXD DTO)
        2. 7.3.10.2 热关断 (TSD)
        3. 7.3.10.3 欠压/过压锁定
        4. 7.3.10.4 未供电器件
        5. 7.3.10.5 悬空端子
        6. 7.3.10.6 CAN 总线短路电流限制
        7. 7.3.10.7 睡眠唤醒错误计时器
    4. 7.4 器件功能模式
      1. 7.4.1 工作模式说明
        1. 7.4.1.1 正常模式
        2. 7.4.1.2 待机模式
        3. 7.4.1.3 睡眠模式
          1. 7.4.1.3.1 通过唤醒模式 (WUP) 发出远程唤醒请求
          2. 7.4.1.3.2 通过 WAKE 输入端子实现本地唤醒 (LWU)
        4. 7.4.1.4 失效防护模式
      2. 7.4.2 CAN 收发器
        1. 7.4.2.1 CAN 收发器运行
        2. 7.4.2.2 CAN 收发器模式
          1. 7.4.2.2.1 CAN 关闭模式
          2. 7.4.2.2.2 CAN 自主:非活动和活动
          3. 7.4.2.2.3 CAN 有效
        3. 7.4.2.3 驱动器和接收器功能表
        4. 7.4.2.4 CAN 总线状态
  9. 应用信息
    1. 8.1 应用信息免责声明
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 总线负载能力、长度和节点数
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 CAN 终端
    3. 8.3 应用曲线
    4. 8.4 电源要求
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

将保护和滤波电路放置于尽可能靠近总线连接器的位置,以防瞬变脉冲群、ESD 和噪声传送至电路板。布局布线示例提供了有关器件本身周围元件的信息。如需额外保护,可添加瞬态电压抑制 (TVS) 器件。双向 TVS 二极管或额定值符合应用需求的压敏电阻可用作生产解决方案。此示例还显示了可选的总线滤波电容。

朝信号路径的方向设计总线保护元件。不得将瞬态电流从信号路径强行转移至保护器件。使用电源和接地层来提供低电感。

注:

高频电流会选择阻抗最小的路径,而非电阻最小的路径。

当旁路电容和保护器件连接电源和地时,应至少使用两个过孔以更大限度减少布线电感和过孔电感。

  • 旁路电容和去耦电容应尽可能靠近收发器的电源端子布置。
  • 总线端接:本布局布线示例显示的是分裂端接。其中,端接分为两个电阻,端接的中心或分接抽头通过电容接地。分裂端接为总线提供共模滤波。当在电路板上而非直接在总线上进行总线端接时,务必谨慎操作以确保端接节点不会从总线上移除,否则会导致没有端接。