ZHCSOO3B June 2025 – July 2025 TCAN1162-Q1
PRODUCTION DATA
TCAN1162-Q1 在关键引脚上有内部上拉电阻和下拉电阻,确保在引脚悬空时出现已知的工作行为。
TXD 引脚上拉至 VIO,如果该引脚悬空,则强制为隐性电平。设计不应依赖这种内部偏置,而应采用失效防护选项。当器件与带有开漏输出的 CAN 控制器搭配使用时,需特别小心。器件在 TXD 引脚上实施弱内部上拉电阻。需要特别考虑 CAN FD 数据速率的CAN 位时序要求,并且在使用开漏输出时应仔细考虑上拉强度。必须使用足够大的外部上拉电阻,以确保 CAN 控制器的 TXD 输出为 CAN 器件维持适当的位时序输入。
如果该端子悬空,nSLP 引脚被弱下拉,强制器件进入低功耗睡眠模式。具体请参阅表 7-1。
| 终端 | 上拉或下拉 | 注释 |
|---|---|---|
| TXD | 上拉 | 将 TXD 弱偏置为隐性,防止总线阻塞或 TXD DTO 触发 |
| nSLP | 下拉 | 将 nSLP 端子弱偏置为低功耗睡眠模式,防止系统功耗过高 |