ZHCSML6B February   2020  – August 2021 DRV8220

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 额定值
    3. 7.3 建议工作条件
    4. 7.4 热信息
    5. 7.5 电气特性
    6. 7.6 典型特性
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 外部元件
      2. 8.3.2 控制模式
        1. 8.3.2.1 PWM 控制模式(DSG:MODE = 0 和 DRL)
        2. 8.3.2.2 PH/EN 控制模式(DSG:MODE = 1)
        3. 8.3.2.3 半桥控制模式(DSG:MODE = 高阻态)
      3. 8.3.3 保护电路
        1. 8.3.3.1 电源欠压锁定(UVLO)
        2. 8.3.3.2 OUTx 过流保护(OCP)
        3. 8.3.3.3 热关断(TSD)
      4. 8.3.4 引脚图
        1. 8.3.4.1 逻辑电平输入
        2. 8.3.4.2 三电平输入
    4. 8.4 器件功能模式
      1. 8.4.1 工作模式
      2. 8.4.2 低功耗睡眠模式
      3. 8.4.3 故障模式
  9. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 全桥驱动
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
          1. 9.2.1.2.1 电源电压
          2. 9.2.1.2.2 控制接口
          3. 9.2.1.2.3 低功耗运行
        3. 9.2.1.3 应用曲线
      2. 9.2.2 半桥驱动
        1. 9.2.2.1 设计要求
        2. 9.2.2.2 详细设计过程
          1. 9.2.2.2.1 电源电压
          2. 9.2.2.2.2 控制接口
          3. 9.2.2.2.3 低功耗运行
        3. 9.2.2.3 应用曲线
      3. 9.2.3 双线圈继电器驱动
        1. 9.2.3.1 设计要求
        2. 9.2.3.2 详细设计过程
          1. 9.2.3.2.1 电源电压
          2. 9.2.3.2.2 控制接口
          3. 9.2.3.2.3 低功耗运行
        3. 9.2.3.3 应用曲线
      4. 9.2.4 电流检测
        1. 9.2.4.1 设计要求
        2. 9.2.4.2 详细设计过程
          1. 9.2.4.2.1 分流电阻器大小调整
          2. 9.2.4.2.2 RC 滤波器
    3. 9.3 电流能力和热性能
      1. 9.3.1 功率耗散和输出电流能力
      2. 9.3.2 热性能
        1. 9.3.2.1 稳态热性能
        2. 9.3.2.2 瞬态热性能
  10. 10电源建议
    1. 10.1 大容量电容
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

GUID-20200728-CA0I-XPXB-9MPN-H2BRS8VPB57C-low.gif图 6-1 DRV8220 DRL 封装6 引脚 SOT顶视图
GUID-8F7856B0-EF31-45D6-A69F-F6FC62A4EC13-low.gif图 6-2 DRV8220 DSG 封装8 引脚 WSON顶视图
表 6-1 引脚功能
引脚 类型 说明
名称 DRL DSG
GND 3 4 PWR 器件接地。连接到系统接地。
IN1 1 I H 桥控制输入。请参阅Topic Link Label8.3.2内部下拉电阻。
IN1/PH 6 I H 桥控制输入。请参阅Topic Link Label8.3.2内部下拉电阻。
IN2 2 I H 桥控制输入。请参阅Topic Link Label8.3.2内部下拉电阻。
IN2/EN 5 I H 桥控制输入。请参阅Topic Link Label8.3.2内部下拉电阻。
MODE 7 I H 桥控制输入模式。请参阅Topic Link Label8.3.2以 nSLEEP 引脚电压为参考的三电平输入。
nSLEEP 8 I 睡眠模式输入。将此引脚设置为逻辑高电平以启用器件。将此引脚设置为逻辑低电平以进入低功耗睡眠模式。
OUT1 6 2 O H 桥输出。连接到电机或其他负载。
OUT2 4 3 O H 桥输出。连接到电机或其他负载。
VM 5 1 PWR 电机电源。使用 0.1µF 陶瓷电容器和额定电压为 VM 的充足大容量电容器将此引脚旁路至 GND 引脚。
PAD 散热焊盘。连接到系统接地。