ZHCUAX7A january   2019  – april 2023 ADS8353-Q1

 

  1.   1
  2.   ADS8353Q1EVM-PDK 评估模块
  3.   商标
  4. 1概述
    1. 1.1 ADS8353Q1EVM-PDK 特性
    2. 1.2 ADS8353-Q1EVM 特性
  5. 2模拟接口
    1. 2.1 模拟输入的连接器
    2. 2.2 ADC 输入信号驱动器
      1. 2.2.1 输入信号路径
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 I/O 的 SPI
  7. 4电源
    1. 4.1 ADC 输入驱动器配置
    2. 4.2 ADC 电压基准配置
  8. 5ADS8353Q1EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面软件安装
  9. 6ADS8353Q1EVM-PDK 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 时域显示工具
    3. 6.3 频谱分析工具
    4. 6.4 直方图分析工具
  10. 7物料清单、印刷电路板布局布线和原理图
    1. 7.1 物料清单
    2. 7.2 PCB 布局
    3. 7.3 原理图
  11. 8修订历史记录

ADC 输入信号驱动器

SAR ADC 输入端接在开关电容器网络中,这些网络在开关关闭时会产生较大的瞬时电流负载,从而有效地使 ADC 输入动态低阻抗。因此,ADC 的模拟输入由单位增益缓冲器配置中使用的 OPA320-Q1 驱动,以便以 ADS8353-Q1 的完整器件吞吐量 600kSPS 保持最大负载下的 ADC 性能。