ZHCUAX7A january   2019  – april 2023 ADS8353-Q1

 

  1.   1
  2.   ADS8353Q1EVM-PDK 评估模块
  3.   商标
  4. 1概述
    1. 1.1 ADS8353Q1EVM-PDK 特性
    2. 1.2 ADS8353-Q1EVM 特性
  5. 2模拟接口
    1. 2.1 模拟输入的连接器
    2. 2.2 ADC 输入信号驱动器
      1. 2.2.1 输入信号路径
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 I/O 的 SPI
  7. 4电源
    1. 4.1 ADC 输入驱动器配置
    2. 4.2 ADC 电压基准配置
  8. 5ADS8353Q1EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面软件安装
  9. 6ADS8353Q1EVM-PDK 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 时域显示工具
    3. 6.3 频谱分析工具
    4. 6.4 直方图分析工具
  10. 7物料清单、印刷电路板布局布线和原理图
    1. 7.1 物料清单
    2. 7.2 PCB 布局
    3. 7.3 原理图
  11. 8修订历史记录

输入信号路径

图 2-1 显示了施加到 ADS8353-Q1EVM 的模拟输入的信号路径。在单位增益缓冲器配置中使用单独的 OPA320-Q1 放大器来驱动每个 ADC 的独立模拟输入(AINP 和 AINM)。通过板载配置,可以将 OPA320-Q1 驱动器电路配置为驱动单端 ADC 输入或伪差分 ADC 输入。选择了值为 49Ω 和 3.3nF 的 RC 滤波器,以在 ADS8353-Q1 的最大吞吐量 600kSPS 下实现大于 83dB 的 SINAD 和小于 –100dB 的 THD,正弦波输入为 2kHz。

GUID-20230315-SS0I-NHXF-QHBF-HQZPHSQ6NJJV-low.svg图 2-1 ADS8353-Q1EVM 模拟输入路径