ZHCUAX7A january   2019  – april 2023 ADS8353-Q1

 

  1.   1
  2.   ADS8353Q1EVM-PDK 评估模块
  3.   商标
  4. 1概述
    1. 1.1 ADS8353Q1EVM-PDK 特性
    2. 1.2 ADS8353-Q1EVM 特性
  5. 2模拟接口
    1. 2.1 模拟输入的连接器
    2. 2.2 ADC 输入信号驱动器
      1. 2.2.1 输入信号路径
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 I/O 的 SPI
  7. 4电源
    1. 4.1 ADC 输入驱动器配置
    2. 4.2 ADC 电压基准配置
  8. 5ADS8353Q1EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面软件安装
  9. 6ADS8353Q1EVM-PDK 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 时域显示工具
    3. 6.3 频谱分析工具
    4. 6.4 直方图分析工具
  10. 7物料清单、印刷电路板布局布线和原理图
    1. 7.1 物料清单
    2. 7.2 PCB 布局
    3. 7.3 原理图
  11. 8修订历史记录

模拟输入的连接器

ADS8353-Q1EVM 具有两个 16 位同步采样 ADC。ADS835x EVM GUI 可配置为单独进行 ADC 数据采样或同时对两个 ADC 进行采样。ADS8353-Q1EVM 旨在通过超小型 A 版 (SMA) 连接器或 100mil 接头连接到外部模拟源。跳线 J2、J3、J4 和 J5 是 SMA 连接器,可通过同轴电缆连接模拟信号源。或者,100mil 跳线电缆或微型捕捉器可用于将模拟源连接到连接器 JP1、JP2、JP3 和 JP4 的引脚 1。表 2-1 列出了各个 ADC 的模拟输入连接器。

表 2-1 模拟输入连接器说明
引脚编号信号说明
J2 和 J3INP在 SMA 上为 ADC A 提供的模拟输入

JP1[1] 和 JP2[1]

INP提供 ADC A 模拟输入的替代位置
J4 和 J5INP在 SMA 上为 ADC B 提供的模拟输入

JP3[1] 和 JP4[1]

INP提供 ADC B 模拟输入的替代位置