ZHCUAX0 february   2023 ADS127L21

 

  1.   摘要
  2.   商标
  3. 1EVM 概览
    1. 1.1 ADS127L21 EVM 套件
    2. 1.2 ADS127L21EVM 电路板
    3. 1.3 ADS127L21EVM-PDK-GUI 不支持的特性
    4. 1.4 相关文档
  4. 2模拟接口
    1. 2.1 EVM 模拟输入选项
    2. 2.2 ADC 连接和去耦
    3. 2.3 ADC 输入驱动器放大器
    4. 2.4 VCOM 缓冲器
    5. 2.5 板载电压基准
    6. 2.6 外部电压基准
    7. 2.7 时钟树
  5. 3数字接口
    1. 3.1 串行接口
    2. 3.2 板载 EEPROM 的 I2C 总线
  6. 4电源
    1. 4.1 电源连接和配置
    2. 4.2 低压降稳压器 (LDO)
  7. 5ADS127L21 EVM 软件安装
  8. 6EVM 操作
    1. 6.1 连接硬件
    2. 6.2 可选 EVM 连接
    3. 6.3 用于 ADC 控制的 EVM GUI 全局设置
    4. 6.4 时域显示
    5. 6.5 频域显示
    6. 6.6 直方图显示
    7. 6.7 数字滤波器配置
    8. 6.8 数字滤波器响应
  9. 7物料清单、原理图和布局
    1. 7.1 物料清单
    2. 7.2 原理图
    3. 7.3 电路板布局

时钟树

图 2-6 显示了 ADS127L21EVM 的不同时钟选项。跳线 (JP7) 2-3 的默认位置将 PHI 数字控制器板时钟路由到 ADS127L21 (U3) 上的 CLK 引脚。如果在没有 PHI 板的情况下使用 ADS127L21EVM,则将跳线 (JP7) 上的分流器更改为位置 1-2,以将本地时钟直接路由到 ADS127L21 (U3)。跳线 (JP6) 2-3 允许选择 ADS127L21EVM 电路板上的本地 32.768MHz 振荡器 (Y1);如果 (JP6) 1-2 处于非活动状态,则允许选择 SMA 连接器 (J14) 上提供的外部时钟。跳线 (JP6) 2-3 的默认位置选择本地 32.768MHz 振荡器 (Y1)。默认情况下,ADS127L21EVM-PDK-GUI 软件使用 32.768MHz (Y1) 振荡器,但也可以选择 24MHz PHI 时钟源。如果使用外部时钟源,跳线 (JP6) 1-2 位置使用振幅等于 IOVDD(2.5V,使用 PHI 电路板时)且频率在 ADS127L21 指定范围内的 CMOS 方波信号。

GUID-20230106-SS0I-QJHL-X3FF-RDLNM1PGXX1M-low.svg图 2-6 时钟树