ZHCUAX0 february   2023 ADS127L21

 

  1.   摘要
  2.   商标
  3. 1EVM 概览
    1. 1.1 ADS127L21 EVM 套件
    2. 1.2 ADS127L21EVM 电路板
    3. 1.3 ADS127L21EVM-PDK-GUI 不支持的特性
    4. 1.4 相关文档
  4. 2模拟接口
    1. 2.1 EVM 模拟输入选项
    2. 2.2 ADC 连接和去耦
    3. 2.3 ADC 输入驱动器放大器
    4. 2.4 VCOM 缓冲器
    5. 2.5 板载电压基准
    6. 2.6 外部电压基准
    7. 2.7 时钟树
  5. 3数字接口
    1. 3.1 串行接口
    2. 3.2 板载 EEPROM 的 I2C 总线
  6. 4电源
    1. 4.1 电源连接和配置
    2. 4.2 低压降稳压器 (LDO)
  7. 5ADS127L21 EVM 软件安装
  8. 6EVM 操作
    1. 6.1 连接硬件
    2. 6.2 可选 EVM 连接
    3. 6.3 用于 ADC 控制的 EVM GUI 全局设置
    4. 6.4 时域显示
    5. 6.5 频域显示
    6. 6.6 直方图显示
    7. 6.7 数字滤波器配置
    8. 6.8 数字滤波器响应
  9. 7物料清单、原理图和布局
    1. 7.1 物料清单
    2. 7.2 原理图
    3. 7.3 电路板布局

ADC 连接和去耦

图 2-1 中所示的电路显示了与 ADS127L21 数据转换器 (U3) 的所有连接。每个电源连接都有一个 1μF 和 100nF 的去耦电容。确保这些电容在物理上靠近器件,并与 GND 平面有良好的连接。电源连接也有一个 0.1Ω 的串联电阻。该组件旨在简化 ADC 的电流测量。此外,每个数字输入都有一个 10Ω 的串联电阻。这些电阻会让数字信号的边缘变得平滑,以更大限度减少过冲和振铃。尽管没有严格要求,但这些组件可包含在最终设计中,以提高数字信号完整性。

GUID-20230106-SS0I-QVHV-GPXP-JVXNZCV81J4F-low.svg图 2-1 ADS127L21 连接和去耦