ZHCADI8 December   2023 DP83822H , DP83822HF , DP83822I , DP83822IF , DP83825I , DP83826E , DP83826I

 

  1.   1
  2.   摘要
  3.   商标
  4. 1DP83822 应用概述
  5. 2排查 PHY 应用问题
    1. 2.1  原理图和布局检查清单
    2. 2.2  验证 PHY 是否成功上电
    3. 2.3  读取并检查寄存器值
    4. 2.4  外设引脚检查
      1. 2.4.1 探测 RESET_N 信号
      2. 2.4.2 探测 RBIAS 引脚
      3. 2.4.3 探测串行管理接口(MDC、MDIO)信号
      4. 2.4.4 探测 MDI 信号
    5. 2.5  在初始化期间验证 Strap 配置
    6. 2.6  调试链路质量
    7. 2.7  具有各种环回模式的内置自检
    8. 2.8  调试光纤连接
    9. 2.9  调试 MAC 接口
    10. 2.10 调试帧起始检测
    11. 2.11 工具和参考
      1. 2.11.1 DP83822 寄存器访问
      2. 2.11.2 扩展寄存器访问
      3. 2.11.3 Linux 上的软件和驱动程序调试
        1. 2.11.3.1 普通端子输出和解决方案
  6. 3参考资料

验证 PHY 是否成功上电

在使用上一节中的原理图检查清单验证原理图后,为了开始测试 PHY 应用可能存在的任何其他问题,必须首先成功为 PHY 加电才能执行任何其他调试过程。探测 PHY 的电压轨以确保电压处于 PHY 电源电压规格中定义的限制范围内。验证上电电压参数时序是否在时序要求、上电时序上电时序中定义的限制范围内。

表 2-1 PHY 电源电压规格
说明 最小值 典型值 最大值 单位
VDDIO 电源电压 1/O = 1.8V 1.71 1.8 1.89 V
电源电压 I/O = 2.5V 2.375 2.5 2.625
电源电压 I/O = 3.3V 3.15 3.3 3.45
AVD 电源电压模拟 = 3.3V 3.15 3.3 3.45 V
电源电压模拟 = 1.8V 1.71 1.8 1.89
中心抽头 (CT) 电源电压中心抽头 = 3.3V 3.15 3.3 3.45 V
电源电压模拟 = 1.8V 1.71 1.8 1.89
表 2-2 时序要求,上电时序
参数 测试条件 最小值 典型值 最大值 单位
T1 VDDIO(数字电源)斜坡后的 AVD(模拟电源)斜坡延迟。
在电源斜坡之前,AVD 和 VDDIO 电位不得超过 0.3V。
从电压斜坡开始的时间 –100 100 ms
VDDIO 斜坡时间 100 ms
AVD 斜坡时间 100 ms
T2 MDC 前导码之前的上电后稳定时间,用于访问寄存器。
在这最长等待时间之后的任何时间进入的 MDC 前导码都有效。
MDIO 被拉至高电平,用于 32 位串行管理初始化 200 ms
T3 上电所需的硬件配置锁存时间 200 ms
T4 硬件配置引脚转换为输出驱动器 64 ns
T5 上电后的快速链路脉冲传输延迟 1.5 s
GUID-530904A3-3127-455E-8FBE-3B29C34AFDC0-low.gif图 2-1 上电时序
注:

如果 DP83822 存在链路建立问题,并且 VDDA 在 3.3V 下运行,请检查寄存器 0x0421 以查看 AVDD 电平和 VDDIO 电平与所需输出匹配。寄存器 0x0421 bit[2]=1 表示 3.3V VDDA。如果寄存器 0x0421 与所需的结果不匹配,请将 0x041F 寄存器写入所需的电压电平。写入寄存器 0x041F bit[12] = 1。

寄存器 0x0421 和 0x041F 是扩展寄存器,请务必遵循扩展寄存器访问