ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
当检测到基准丢失 (LOR) 情况且没有提供有效输入时,PLL1 通道进入保持模式。如果调优字历史记录有效,则在基准丢失之前,进入保持模式时的初始输出频率精度会被拉至计算出的平均频率精度。如果历史记录无效(不存在历史记录)且 DPLL_HLDOVR_MODE 位为 0,则保持频率精度由自由运行调优字寄存器(用户可编程)决定。否则,如果历史记录无效且 DPLL_HLDOVR_MODE 为 1,DPLL 会保存最后一个数字环路滤波器输出控制值(这不是调优字历史记录)。
如果历史记录有效,初始保持频率精度取决于 DPLL 环路带宽和用于历史记录平均值计算的经过时间。有关更多信息,请参阅调优字历史记录。一般来说,假设 0ppm 基准时钟(XO 输入)无漂移,则历史平均时间越长,初始保持频率就越准确。XO 基准时钟的稳定性决定了保持输出频率的长期稳定性和精度。在进入保持模式时,LOPL 标志将置为有效 (LOPL → 1)。然而,只要保持频率精度不漂移至超过编程的频锁丢失阈值,LOFL 标志就不会置为有效。当有效输入可供选择时,PLL1 通道会退出保持模式,并使用新输入时钟自动锁相,而不会出现任何输出干扰。