适用于 2 节和 3 节锂离子电池供电器件或非电池供电运行的可配置多电源轨 PMIC

返回页首

产品详细信息

参数

Regulated outputs (#) 13 Vin (Min) (V) 5.6 Vin (Max) (V) 21 Iout (Max) (A) 21, 25 Step-down DC/DC controller 3 Step-down DC/DC converter 3 Step-up DC/DC controller 0 Step-up DC/DC converter 0 LDO 4 Iq (Typ) (mA) 0.3 Features Comm Control, Dynamic Voltage Scaling, Enable, Enable Pin, I2C Control, Over Current Protection, Power Good, Power Sequencing, Synchronous Rectification, Thermal Shutdown, UVLO Fixed Operating temperature range (C) -40 to 85 Rating Catalog Processor name X86, ARM, FPGA, Zynq UltraScale+, Artix-7 Processor supplier Xilinx, Altera Shutdown current (Typ) (uA) 65 Configurability Factory programmable, Software configurable open-in-new 查找其它 多通道IC(PMIC)

封装|引脚|尺寸

VQFN (RSK) 64 64 mm² 8 x 8 open-in-new 查找其它 多通道IC(PMIC)

特性

  • Wide VIN Range From 5.6V to 21 V
  • Three Variable-Output Voltage Synchronous
    Step-Down Controllers With DCAP2™ Topology
    • Scalable Output Current Using External FETs
      With Selectable Current Limit
    • I2C DVS Control From 0.41 V to 1.67 V in
      10-mV Steps or 1 V to 3.575 V in 25-mV Steps
  • Three Variable-Output Voltage Synchronous Step-Down
    Converters With DCS-Control Topology
    • VIN Range From 4.5 V to 5.5 V
    • Up to 3 A of Output Current
    • I2C DVS Control From 0.41 V to 1.67 V
      in 10-mV Steps or 0.425 V to 3.575 V in 25-mV
      Steps
  • Three LDO Regulators With Adjustable Output Voltage
    • LDOA1: I2C-Selectable Output Voltage
      From 1.35 V to 3.3 V for up to 200 mA of Output
      Current
    • LDOA2 and LDOA3: I2C-Selectable Output
      Voltage From 0.7 V to 1.5 V for up to 600 mA of
      Output Current
  • VTT LDO for DDR Memory Termination
  • Three Load Switches With Slew Rate Control
    • Up to 300 mA of Output Current With Voltage
      Drop Less Than 1.5% of Nominal Input Voltage
    • RDSON < 96 mΩ at Input Voltage
      of 1.8 V
  • 5-V Fixed-Output Voltage LDO (LDO5)
    • Power Supply for Gate Drivers of SMPS and
      for LDOA1
    • Automatic Switch to External 5-V Buck for Higher
      Efficiency
  • Built-in Flexibility and Configurability by Factory
    OTP Programming
    • Six GPI Pins Configurable to Enable (CTL1 to CTL6)
      or Sleep Mode Entry (CTL3 and CTL6) of Any Selected
      Rails
    • Four GPO Pins Configurable to Power Good of Any
      Selected Rails
    • Open-Drain Interrupt Output Pin
  • I2C Interface Supports:
    • Standard Mode (100 kHz)
    • Fast Mode (400 kHz)
    • Fast Mode Plus (1 MHz)
open-in-new 查找其它 多通道IC(PMIC)

描述

The TPS650860 device is a single-chip power-management IC designed for multicore processors, FPGAs, and other System-on-Chips (SoCs). The TPS650860 offers an input range of 5.6 V to 21 V, enabling a wide range of applications. The device is well suited for NVDC and non-NVDC power architecture using 2S, 3S, or 4S Li-Ion battery packs. See the Application Section for 5-V input supplies. The D-CAP2 and DCS-Control high-frequency voltage regulators use small inductors and capacitors to achieve a small solution size. The D-CAP2 and DCS-Control topologies have excellent transient response performance, which is great for processor core and system memory rails that have fast load switching. An I2C interface allows simple control either by an embedded controller (EC) or by an SoC. The PMIC comes in an 8-mm × 8-mm, single-row VQFN package with thermal pad for good thermal dissipation and ease of board routing.

open-in-new 查找其它 多通道IC(PMIC)
下载

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 17
类型 标题 下载最新的英文版本 发布
应用手册 Empowering Designs With Power Management IC (PMIC) for Processor Applications 2019年 11月 25日
用户指南 TPS65086720 Part Number Specific Settings and User's Guide 2018年 1月 18日
应用手册 Push-Button Circuit 2017年 11月 1日
选择指南 PMIC Soutions Overview Guide 2016年 9月 6日
白皮书 Simple power rail sequencing solutions for complex multi-rail systems 2016年 7月 6日
技术文章 Eliminate multistage architecture and improve industrial PC system efficiency 2016年 4月 22日
应用手册 TPS65086x Schematic and Layout Checklist 2015年 12月 2日
用户指南 Etna TPS650860 Design Guide 2015年 11月 19日
应用手册 Empowering Designs With Power Management IC (PMIC) for Processor Applications 2015年 10月 27日
更多文献资料 TPS650860 PMIC Product Bulletin 2015年 9月 28日
应用手册 Basic Calculation of a Buck Converter's Power Stage 2015年 8月 17日
白皮书 Power management integrated buck controllers for distant point-of-load apps 2015年 8月 14日
应用手册 Advantages of the Highly-Programmable DC/DC Controllers in the TPS65086x PMIC 2015年 3月 27日
技术文章 A New Understanding: Blast Motion redefines movement, tracking and training for athletes. 2014年 8月 6日
技术文章 Improving Fly-Buck Regulation Using Opto (Part-1) 2014年 7月 15日
技术文章 Altium and WEBENCH – together at last 2014年 7月 12日
应用手册 Optimizing Resistor Dividers at a Comparator 2013年 6月 3日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
TPS650860 评估模块
TPS650860EVM-116
document-generic 用户指南
$149.00
说明

TPS65086x 系列的评估模块 (EVM)。此 EVM 能为工程师提供一个在实际应用用例中评估、测试和探究 TPS650860 的平台。处理器和系统所需的全部定序和功能都展示在了此板上。此 EVM 还具备更改预设配置和测试独特应用的功能。

特性
  • DVS
  • 定序
  • I2C 通信和控制
  • 整体系统架构示例
  • 此电路设计已经过测试并接受订购,还包含 GUI 和用户指南
用于评估模块 (EVM) 的 GUI 下载
document-generic 用户指南
说明

新品

此 IPG-UI GUI 可用于配置多个 PMIC 器件,评估这些器件的功能和性能。此 GUI 是使用基于网络的技术构建的,支持通过 USB2ANY 适配器板与 EVM 硬件互动。提供 USB2ANY 浏览器,用于将 USB2ANY 适配器板上的固件更新为要求的 2.7.0.0 版。

用于评估模块 (EVM) 的 GUI 下载
SWCC016.ZIP (15862 KB)

软件开发

驱动程序和库 下载
适用于 TPS65086 的 Linux 驱动程序
TPS65086SW-LINUX The Linux driver supports the TPS65086 Power Management IC. The Linux driver supports communication through the I2C bus and interfaces with the Regulator sub-system.

 

Linux Mainline Status

Available in Linux Main line: Yes
Available through git.ti.com: N/A

Supported Devices:

  • tps65086

 

Linux Source Files

The (...)

设计工具和仿真

仿真模型 下载
SWCM006.ZIP (37 KB) - IBIS Model
仿真模型 下载
SWCM007.ZIP (26 KB) - IBIS Model

参考设计

参考设计 下载
为 Xilinx Zynq UltraScale+ 远程无线电头端 (RRH) 或回程 (BH) 供电的参考设计
PMP12004-HE — This design for powering Xilinx Zynq UltraScale+ (www.xilinx.com/power) Remote Radio Heads (RRH) features the TPS6508640 and is a small and highly efficient solution. The PMIC reduces size, cost, and power loss by having integrated rails into 1 device, high switching frequency and separate rails for (...)
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
VQFN (RSK) 64 视图选项

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持