TPS22924B
- 集成单负载开关
- 输入电压:0.75V 至 3.6V
- 导通电阻
- VIN = 3.6V 时,RON = 18.3mΩ
- VIN = 1.8V 时,RON = 19.6mΩ
- VIN = 1.2V 时,RON = 19.4mΩ
- VIN = 0.75V 时,RON = 22.7mΩ
- 小型芯片比例 (CSP)-6 封装
0.9mm x 1.4mm、0.5mm 间距 - 2A 最大持续开关电流
- 低关断电流
- 低阈值控制输入
- 受控转换率以避免涌入电流
- 快速输出放电晶体管
- 静电放电 (ESD) 性能测试符合 JESD 22 标准
- 5000V 人体放电模式
(A114-B,II 类) - 1000V 组件充电模式 (C101)
- 5000V 人体放电模式
应用
- 电池供电类设备
- 便携式工业设备
- 便携式医疗设备
- 便携式媒体播放器
- 销售点终端
- 全球卫星定位 (GPS) 设备
- 数码摄像机
- 笔记本/平板电脑/电子阅读器
- 智能手机
All trademarks are the property of their respective owners.
TPS22924x 是一款具有受控接通功能的小型、低 RON 的负载开关。此器件包含一个 N 通道 MOSFET,此 MOSFET 可运行在 0.75V 至 3.6V 的输入电压范围内。一个集成的电荷泵把 NMOS 开关偏置,以实现一个最小的开关导通电阻。此开关可由一个打开/关闭输入 (ON) 控制,此输入可与低压控制信号直接对接。
为能够在开关关闭时快速进行输出放电,添加了一个 1250Ω 的片上负载电阻。此器件的上升时间受到内部控制以避免出现浪涌电流。TPS22924B 在 VIN = 3.6V 时的上升时间为 100µs,而 TPS22924C 在 VIN = 3.6V 时的上升时间为 800µs。
TPS22924x 采用超小型、节省空间的 6 引脚 CSP 封装,并可在 -40°C 至 85°C 温度范围内的自然通风条件下运行。
技术文档
未找到结果。请清除搜索并重试。
查看全部 10 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | TPS22924x 3.6V、2A、导通电阻为 18.3mΩ 的负载开关 数据表 (Rev. E) | PDF | HTML | 英语版 (Rev.E) | PDF | HTML | 2016年 10月 14日 |
应用手册 | Load Switch Thermal Considerations (Rev. A) | 2018年 10月 11日 | ||||
应用手册 | Basics of Load Switches (Rev. A) | 2018年 9月 5日 | ||||
选择指南 | 电源管理指南 2018 (Rev. K) | 2018年 7月 31日 | ||||
选择指南 | 电源管理指南 2018 (Rev. R) | 2018年 6月 25日 | ||||
应用手册 | Selecting a Load Switch to Replace a Discrete Solution | 2017年 4月 30日 | ||||
应用手册 | Timing of Load Switches | 2017年 4月 27日 | ||||
应用手册 | Managing Inrush Current (Rev. A) | 2015年 5月 28日 | ||||
应用手册 | 负载开关:什么是负载开关,为什么需要负载开关,如何选择正确的负载开关? | 最新英语版本 (Rev.A) | 2014年 8月 11日 | |||
EVM 用户指南 | TPS22924EVM-532 User's Guide (Rev. B) | 2013年 5月 23日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
仿真模型
TPS22924B Unencrypted PSpice Transient Model Package (Rev. A)
SLVM850A.ZIP (29 KB) - PSpice Model
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
DSBGA (YZ) | 6 | Ultra Librarian |
DSBGA (YZP) | 6 | Ultra Librarian |
DSBGA (YZZ) | 6 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。