ZHDS004 December 2025 TPS99002S-Q1
PRODUCTION DATA
主异步数字逻辑复位 (DVDD_RSTZ) — 主电源监控器,用于监控 TPS99002S-Q1 的 3.3V 电源输入。此监控器输出用作 TPS99002S-Q1 内部所有数字逻辑的异步复位信号。
PROJ_ON 引脚是 DLP 子系统的主开关,用于控制其开启和关闭。1 为开启,0 为关闭。DVDD_ARSTZ 解除复位后,TPS99002S-Q1 将开始对 PROJ_ON 引脚进行采样。如果该引脚为低电平,系统将保持关闭状态。如果该引脚变为高电平,TPS99002S-Q1 将启动上电过程。
TPS99002S-Q1 集成 VMAIN 欠压 监控功能。电压监控电路对 VMAIN 输入引脚的电压进行检测,详见图 6-29。如果被监控电压存在高压风险(如电池输入),需增设齐纳二极管,实现该引脚的过压保护。
可通过 PROJ_ON 或 VMAIN 引脚实现系统启停控制,且该操作将切断 DLPC23xS-Q1 的供电。如需在不切断 DLPC23xS-Q1 电源的情况下快速打开和关闭显示屏,可在 DLPC23xS-Q1 嵌入式软件的“Standby”和“Display”之间切换,来更改操作模式。
图 6-29 VMAIN 欠压监控该监控器用于为 DLP 子系统提供电源掉电预警。如果 VMAIN 输入电压降至低于固定阈值,系统将归位 DMD 微镜并进入断电就绪状态。应使用外部电阻器对输入电源轨进行分压。当发生 VMAIN 欠压,直至 TPS99002S-Q1 断电完成,TPS99002S-Q1 的主电源轨必须保持在其工作电压范围内。
芯片组的主电源轨 (6V、3.3V、1.8V 和 1.1V) 同样配置实时电源监控器。这些监控器的输出经逻辑“或”运算后,以在 图 6-30 中生成 pwrgood2 信号。
图 6-30 实时电源轨监控器此外,TPS99002S-Q1 内的所有电源均可通过 ADC 功能进行监控。DLPC23xS-Q1 软件配置 ADC 模块,以在每一帧采集系统内的所有电压信息。所有严重超规异常均会被捕获,并在 DLPC23xS-Q1 的系统状态中上报为系统错误。