ZHCUDH4A August   2025  – October 2025

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 ADS9324EVM 快速入门指南
    2. 2.2 模拟接口
      1. 2.2.1 ADC 输入 SMA 连接
      2. 2.2.2 电压基准
    3. 2.3 数字接口和时钟输入
      1. 2.3.1 数字接口连接
      2. 2.3.2 电平转换器
    4. 2.4 电源
      1. 2.4.1 USB 电源以及何时从外部为电路板供电
  7. 3软件
    1. 3.1 ADS9324EVM 软件安装
      1. 3.1.1 USB 驱动程序安装
    2. 3.2 ADS9324EVM 软件
      1. 3.2.1 使用 Configuration 选项卡
      2. 3.2.2 使用 Data Capture 选项卡
      3. 3.2.3 使用 Linearity Analysis 选项卡
      4. 3.2.4 使用 Histogram Analysis 选项卡
  8. 4硬件设计文件
    1. 4.1 原理图
      1. 4.1.1 ADS9324EVM 原理图
    2. 4.2 布局
    3. 4.3 物料清单 (BOM)
      1. 4.3.1 ADS9324EVM 物料清单 (BOM)
  9. 5其他信息
    1. 5.1 商标
  10. 6相关文档
  11. 7修订历史记录

电源

默认情况下,TSWDC155EVM 为 ADS9324EVM 提供 3.3V 电源 (3P3V)。ADS9324EVM 具有 TPS61070 升压转换器,可将 3.3V 电源电压提升至 5.4V。默认情况下,该电压施加到低压降稳压器 (LDO),以便在 JP1 处于 [1-2] 位置时产生 AVDD_5V、AVDD_1V8 和 IOVDD 电源。U5 (TPS7A2050) 提供 5V AVDD_5V 电源,U6 (TPS7A2018) 提供 AVDD_1V8 电源,U4 (TPS7A2033) 为 IOVDD 提供 3.3V 电压。通过在 JP1 上的 [2-3] 位置放置一个分流器,可以将 LDO 输入电压更改为施加到端子块 J19 的外部源(5.2V 至 5.5V)。在这种情况下,U3 (LM66100) 会在接线错误时提供反极性保护。

IOVDD 可以配置为 1.8V 或 3.3V。这使得 ADS9324 能够与 FPGA 和 MCU 连接。

要在 EVM 上设置 IOVDD = 1.8V,请执行以下操作:

  • 安装 R75 并移除 R76

要在 EVM 上设置 IOVDD = 3.3V,请执行以下操作:

  • 在 U4 位置安装 TPS7A2033
  • 安装 R76 并移除 R75

图 2-7 显示了 ADS9324EVM 的电源树原理图。

ADS9324EVM 电源输入和稳压器图 2-7 电源输入和稳压器